[发明专利]自校准多通道模数转换器无效
申请号: | 200510094743.0 | 申请日: | 2005-10-10 |
公开(公告)号: | CN1750401A | 公开(公告)日: | 2006-03-22 |
发明(设计)人: | 吴建辉;戚韬;吴光林;陆生礼;史龙兴 | 申请(专利权)人: | 东南大学 |
主分类号: | H03M1/10 | 分类号: | H03M1/10;H03M1/12 |
代理公司: | 南京经纬专利商标代理有限公司 | 代理人: | 陆志斌 |
地址: | 21009*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种自校准多通道模数转换器,包括信号产生电路、第一通道模数转换器、第二通道模数转换器、第三通道模数转换器、第四通道模数转换器和数据选择器,在四个四路模数转换器的输出端上连接有多路选择器且分别与多路选择器的四个数据输入端连接,在多路选择器的四路输出端上连接有校准电路且分别与校准电路的输入端连接,校准电路的四路输出端分别与数据选择器的四路输入端连接;本发明具有通过计算出的失调误差和增益误差以及校准电路可以调节信噪比等优点,通过此校准方案,多通道模数转换器的失调误差和增益误差得到很大程度的减小,信噪比得到较大的提高。 | ||
搜索关键词: | 校准 通道 转换器 | ||
【主权项】:
1、一种自校准多通道模数转换器,包括信号产生电路(5)、第一通道模数转换器(1)、第二通道模数转换器(2)、第三通道模数转换器(3)、第四通道模数转换器(4)和数据选择器(8)。信号产生电路(5)的时钟端接低速时钟Clk_t,控制输入端连接信号Eff_ena,两输出端分别与第一通道(1)、第二通道(2)、第三通道(3)、第四通道(4)的正向输入端及反向输入端连接,其特征在于在四个四路模数转换器(1、2、3、4)的输出端上连接有多路选择器(6)且分别与多路选择器(6)的四个数据输入端连接,多路选择器(6)的控制端连接控制信号Eff_ena,在多路选择器(6)的另外四路输出端上连接有校准运算电路(9)且与分别校准运算电路(9)的四路输入端连接,校准运算电路(9)的时钟端接低速时钟Clk_t,其六个输出端分别与校准电路(7)的另外六个输入端连接,在多路选择器(6)的四路输出端上连接有校准电路(7)且分别与校准电路(7)的输入端连接,校准电路(7)的四路输出端分别与数据选择器(8)的四路输入端连接,数据选择器的控制端连接控制信号Cal_ena,时钟输入端连接时钟Clk,输出端输出最终的数据data。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510094743.0/,转载请声明来源钻瓜专利网。