[发明专利]一种CPU的读写方法及其实现电路无效
申请号: | 200510132446.0 | 申请日: | 2005-12-23 |
公开(公告)号: | CN1987836A | 公开(公告)日: | 2007-06-27 |
发明(设计)人: | 杨冲 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | G06F13/00 | 分类号: | G06F13/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518057广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种CPU的读写方法及其实现电路,包括以下步骤:利用读写使能信号产生包含读控制信号或写控制信号有效沿的被采样信号,被采样信号保持与控制信号完全同步;对被采样信号取反并延时,产生被采样延时信号;通过被采样信号、被采样延时信号产生足够脉宽,而且上沿有效的读信号或写信号;将上沿有效的读信号和写信号合并为一个同时包含读写信息的读写时钟信号并作为读写对象时钟输入信号;将被采样延时信号取反后作为读写对象CUP侧读写控制信号;所述CPU对读写对象进行读写操作。本发明方法及其实现电路,满足了没有提供CPU时钟,只有读写控制信号,并且读写对象CPU侧只有一个时钟端口情况下CPU对读写对象的读写操作。 | ||
搜索关键词: | 一种 cpu 读写 方法 及其 实现 电路 | ||
【主权项】:
1、一种CPU的读写方法,其特征在于,包括以下步骤:A、利用读写使能信号产生包含读控制信号或写控制信号有效沿的被采样信号,被采样信号保持与控制信号完全同步;B、对被采样信号取反并延时,产生被采样延时信号;C、通过被采样信号、被采样延时信号产生足够脉宽,而且上沿有效的读信号或写信号;D、将上沿有效的读信号和写信号合并为一个同时包含读写信息的读写时钟信号并作为读写对象时钟输入信号;E、将被采样延时信号取反后作为读写对象CUP侧读写控制信号;F、所述CPU对读写对象进行读写操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510132446.0/,转载请声明来源钻瓜专利网。
- 上一篇:鲜藕果蜜及其生产方法
- 下一篇:网络呼叫路由方法