[发明专利]容错计算机系统及其同步方法无效

专利信息
申请号: 200510133924.X 申请日: 2005-12-19
公开(公告)号: CN1790285A 公开(公告)日: 2006-06-21
发明(设计)人: 杉本基浩 申请(专利权)人: 日本电气株式会社
主分类号: G06F11/16 分类号: G06F11/16
代理公司: 中原信达知识产权代理有限责任公司 代理人: 穆德骏;陆锦华
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 每当同步控制器顺序地发出读请求到存储控制器时,第一计数器的计数值增加。当对于读请求执行读操作时,第二计数器的计数值增加,并且数据被传送到备用计算机。如果在存储器复制操作期间发出存储器写指令,则地址比较器将存储器写指令的写地址和第一以及第二计数器的计数值相比较。如果写地址大于计数值,则存储器写操作被允许。如果写地址等于第一计数器的计数值,则处理等待数据读操作的终止。否则,写操作立即被允许并且写数据被传送到同步控制器。因此,在活动侧的存储器的数据被复制到备用计算机上而不停止系统操作。
搜索关键词: 容错 计算机系统 及其 同步 方法
【主权项】:
1.一种容错计算机系统,其包括多个计算机系统,每个计算机系统包括:一个或多个处理器;主存储器;路由控制器;同步控制器;以及桥路,其使处理器、主存储器、路由控制器以及同步控制器相互连接以控制各组成元件,其中各计算机系统是同步的并且处理相同的指令串,其中:当第一计算机系统的主存储器的数据被复制到第二计算机系统的主存储器上时,从主存储器经由同步控制器读取数据,以传送到第二计算机系统的同步控制器;路由控制器包括:存储器访问监视单元,其包括计数模块,当从主存储器经由同步控制器读取数据时,该计数模块确定读操作的处理状态;以及地址比较器,当处理器发出写指令时,其将计数模块的计数值与由写指令执行的写操作的写地址进行比较;以及当处理器在使处于非工作状态的备用计算机系统和处于工作状态的活动计算机系统同步的操作期间发出对于主存储器的写指令时,活动计算机系统的主存储器的数据被顺序传送到备用计算机系统;根据地址比较器执行的比较的结果,存储器访问监视单元仅将数据读操作已经完成的地址的写数据和当前正在执行数据读操作的地址的写数据传送到活动计算机系统的同步控制器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电气株式会社,未经日本电气株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510133924.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top