[实用新型]核信号采集与缓存器无效
申请号: | 200520008808.0 | 申请日: | 2005-03-18 |
公开(公告)号: | CN2781396Y | 公开(公告)日: | 2006-05-17 |
发明(设计)人: | 林延畅;葛良全;姜海静;赖万昌;程锋 | 申请(专利权)人: | 成都理工大学 |
主分类号: | G01T1/16 | 分类号: | G01T1/16;G01T1/15;G01T7/00 |
代理公司: | 北京凯特来知识产权代理有限公司 | 代理人: | 郑立明 |
地址: | 610059四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型核信号采集与缓存器,主要由线性门电路、峰值保持电路、ADC采样电路、微控制电路、RS232接口电路、数据存储器及其数据总线组成;还包括低电平甄别器。由于采用了三线高速SPI总线作为整套信号采集器的数据获取与缓存的通道,采用铁电存储器FRAM作为数据缓存器,并应用微控制器,可以内部定时结合软件“死时间”校正。采用SPI总线的器件引脚少、体积小,又可减少外部定时计数器扩展电路。减少数据线、控制线带来的好处是可以选用引脚更少、体积更小的微控制器。因此,可以提高核信号采集器的电路集成度,减少连线,减小体积。实现核信号采集器的微型化、嵌入式设计。 | ||
搜索关键词: | 信号 采集 缓存 | ||
【主权项】:
1、一种核信号采集与缓存器,其特征在于,包括线性门电路、峰值保持电路、ADC采样电路、微控制电路、RS232接口电路、数据存储器及其数据总线;线性门电路连接输入端与峰值保持电路,峰值保持电路连接ADC采样电路,微控制电路连接线性门电路、峰值保持电路、ADC采样电路、数据存储器与RS232接口电路;微控制电路通过数据总线与ADC采样电路和数据存储器相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都理工大学,未经成都理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200520008808.0/,转载请声明来源钻瓜专利网。