[实用新型]一种低温漂晶振时钟电路无效
申请号: | 200520047837.8 | 申请日: | 2005-12-22 |
公开(公告)号: | CN2901700Y | 公开(公告)日: | 2007-05-16 |
发明(设计)人: | 袁文师;韩明 | 申请(专利权)人: | 上海贝岭股份有限公司 |
主分类号: | H03K3/011 | 分类号: | H03K3/011;H03K3/023;H03L7/08;H03L7/18 |
代理公司: | 上海专利商标事务所有限公司 | 代理人: | 章蔚强 |
地址: | 20023*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种低温漂晶振时钟电路,其中:低温漂晶振时钟电路包括晶振电路和锁相环,该晶振电路产生时钟作为锁相环输入的基准时钟,通过锁相环产生各种频率的时钟。本实用新型采用晶体振荡器和锁相环路来稳定频率,在时域上,对时钟采用锁相环进行整形,进而达到校正计时时钟。本实用新型具有电路简单、性能良好、副波少、维修方便等优点,是一种较新的频率调制方案。 | ||
搜索关键词: | 一种 低温 漂晶振 时钟 电路 | ||
【主权项】:
1、一种低温漂晶振时钟电路,其特征在于:包括晶振电路和与之相连的锁相环,其中:所述晶振电路是通过充放电来产生变化电压,然后与基准电压比较产生时钟信号,该时钟作为锁相环输入的基准时钟,通过锁相环产生各种频率的时钟,所述晶振电路包括两个电流源(I1、I2)、三个开关晶体管(M1、M2、M2)、电容(C)、比较器(11)和时钟处理电路(12),其中:电流源(I1)一端与电源(VDD)相连,另一端与两个开关晶体管(M2、M3)的源极相连,开关晶体管(M2)的漏极与电流源(I2)相连,电流源I2另一端接地,开关晶体管(M3)的漏极与地相连;开关晶体管(M2)的漏极和电流源(I2)相连端与电容(C)相连及比较器(11)的一个输入端连接,电容(C)另一端接开关晶体管(M1)源极相连,开关晶体管(M1)的漏极接地;比较器(11)另一输入端接基准电压(vref),比较结果输出到时钟处理电路(12),时钟处理电路(12)产生输出时钟(clk),返回控制时钟(clk1、clk2)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海贝岭股份有限公司,未经上海贝岭股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200520047837.8/,转载请声明来源钻瓜专利网。