[实用新型]高速数字信号采集回放卡无效

专利信息
申请号: 200520070518.9 申请日: 2005-04-04
公开(公告)号: CN2791739Y 公开(公告)日: 2006-06-28
发明(设计)人: 袁定伍 申请(专利权)人: 苏州鹞鹰数据技术有限公司
主分类号: G06F3/00 分类号: G06F3/00
代理公司: 苏州创元专利商标事务所有限公司 代理人: 马明渡
地址: 215400江苏省*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种高速数字信号采集回放卡,其特征在于:电路由数字信号采集模块、数字信号回放模块、数字信号电平转换模块、缓冲管理模块及系统总线接口模块五部分组成,数字信号采集模块包括信号接口开关和串/并转换逻辑;数字信号回放模块包括并/串转换逻辑、信号接口开关和时钟控制电路;数字信号电平转换模块包括采集信号电平转换逻辑和回放信号电平转换逻辑;缓冲管理模块包括数据缓存FIFO和数据交叉开关;系统总线接口模块包括PCI/cPCI总线控制器和PCI/cPCI总线控制逻辑。本实用新型能实现多种数字信号类型的高速采集与回放,支持TTL、LvTTL、CMOS、ECL四种信号电平,支持0~300Mbps的数字信号采集与32~180Mbps的信号回放,总线传输速率>100MB/s。
搜索关键词: 高速 数字信号 采集 回放
【主权项】:
1、一种高速数字信号采集回放卡,其特征在于:电路由数字信号采集模块、数字信号回放模块、数字信号电平转换模块、缓冲管理模块及系统总线接口模块五部分组成;所述数字信号采集模块包括信号接口开关和串/并转换逻辑,信号接口开关接收一路同步时钟信号和一路数据信号,对TTL、LvTTL、CMOS及ECL四种不同电平类型信号通过设置开关进行识别与选择,并利用同步时钟信号的上升沿或下降沿进行信号采集;对采集的串行数字信号,串/并转换逻辑采用两片MC100E445芯片实现串行数据到并行数据的转换;所述数字信号回放模块包括并/串转换逻辑、信号接口开关和时钟控制电路,并/串转换逻辑采用两片MC100E446芯片,将从计算机系统回放读取的并行数据转换成串行数据,通过信号接口开关回放一路同步时钟信号和一路数据信号,时钟控制电路产生数据回放同步时钟,信号接口开关以用户指定的信号类型设置开关,将回放数据以用户指定的电平类型进行回放;所述数字信号电平转换模块包括采集信号电平转换逻辑和回放信号电平转换逻辑,采集信号电平转换逻辑将采集的信号电平转换成ECL电平信号进行卡内传输;回放信号电平转换逻辑将卡内回放的ECL电平信号转换成指定的信号电平信号进行输出;所述缓冲管理模块包括数据缓存FIFO和数据交叉开关,数据交叉开关采用EPM7064实现对数据缓冲的控制以及与外部电路的接口,实现数据缓冲FIFO与外部的高速数据通路;所述系统总线接口模块包括PCI/cPCI总线控制器和PCI/cPCI总线控制逻辑,PCI/cPCI总线控制器实现与PCI/cPCI总线的接口,PCI/cPCI总线控制逻辑实现对PCI/cPCI总线控制器的控制接口,将所述数字信号采集模块采集的数据传送给计算机系统或从计算机系统获取数据,通过所述的数字信号回放模块发送出去。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州鹞鹰数据技术有限公司,未经苏州鹞鹰数据技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200520070518.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top