[发明专利]具有有界差错延迟更新的软件高速缓存有效
申请号: | 200580033611.5 | 申请日: | 2005-11-17 |
公开(公告)号: | CN101036124A | 公开(公告)日: | 2007-09-12 |
发明(设计)人: | M·K·陈;D-C·居 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/45 | 分类号: | G06F9/45;G06F12/08 |
代理公司: | 上海专利商标事务所有限公司 | 代理人: | 顾嘉运 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在某些实施例中,本发明涉及一种有关具有有界差错和延迟更新的软件高速缓存的系统和方法。本发明的实施例描述了延迟更新软件控制的高速缓存,它对于容许由高速缓存的值的延迟更新导致的差错的域专用应用可用于减小存储器访问等待时间并提高的吞吐量。在本发明的至少一个实施例中,软件高速缓存可通过利用编译器在必须访问和/或更新存储器的应用程序中自动生成高速缓存代码来实现。即使已更新全局数据,也访问高速缓存一段时间以延迟高成本的存储器访问。描述并要求保护了其它实施例。 | ||
搜索关键词: | 具有 差错 延迟 更新 软件 高速缓存 | ||
【主权项】:
1.一种用于具有延迟更新和有界差错的软件高速缓存的系统,包括:包括多个处理器元件的系统,每一处理器元件执行优化的应用指令,其中每一处理器元件通信上耦合到主存储器和高速缓冲存储器;用于更新所述主存储器的一部分的优化更新模块,其中更新设置一更新标志以指示所述主存储器的所述部分中的变化;以及用于检索所述主存储器的所述部分的优化加载模块,其中在检索所述部分前以周期性间隔检查所述更新标志,并且其中如果可用的话从高速缓存中检索所述部分,直到所述更新标志指示变化且到达所述周期性间隔。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200580033611.5/,转载请声明来源钻瓜专利网。
- 上一篇:储能聚氨酯微胶囊的制备方法
- 下一篇:A/D变换器