[发明专利]用于接收和/或用于解码数据信号的接口电路及方法无效

专利信息
申请号: 200580044367.2 申请日: 2005-12-16
公开(公告)号: CN101088244A 公开(公告)日: 2007-12-12
发明(设计)人: 沃尔夫冈·富尔特纳 申请(专利权)人: 皇家飞利浦电子股份有限公司
主分类号: H04L7/033 分类号: H04L7/033;H04N7/00
代理公司: 中科专利商标代理有限责任公司 代理人: 朱进桂
地址: 荷兰艾*** 国省代码: 荷兰;NL
权利要求书: 查看更多 说明书: 查看更多
摘要: 为了提供一种接口电路(100;100’)和方法,用于接收和/或解码数据信号(D;R,G,B),尤其用于恢复数据信号(D;R,G,B),所述数据信号(D;R,G,B)尤其是高速数据信号,例如高速顺序数字数据信号,其中,对至少一个采样时钟信号(SC),尤其是对具有n个不同相位的至少一个多相采样时钟信号(PC[n-1:0])和/或数据信号(D;R,G,B)进行延迟,并且可以针对固定的工作频率而对组件、尤其是模拟组件进行优化,提出采样时钟信号(SC)、尤其是多相采样时钟信号(PC[n-1:0])与以下信号异步:-至少一个接口时钟信号(IC),可向该接口电路(100;100’)尤其是其输入提供所述至少一个接口时钟信号(IC);和/或数据信号(D;R,G,B)。
搜索关键词: 用于 接收 解码 数据 信号 接口 电路 方法
【主权项】:
1.一种接口电路(100;100’),用于接收和/或解码数据信号(D;R,G,B),尤其是用于恢复数据信号(D;R,G,B),所述数据信号(D;R,G,B)尤其是高速数据信号,例如高速顺序数字数据信号,-接口电路(100;100’)包括至少一个采样装置(16,18),可向所述至少一个采样装置提供至少一个采样时钟信号(SC),以及-接口电路(100;100’)被设计用于延迟采样时钟信号(SC),尤其是用于产生具有n个不同相位的多相采样时钟信号(PC[n-1:0]),其特征在于采样时钟信号(SC),尤其是多相采样时钟信号(PC[n-1:0])与以下信号异步:-至少一个接口时钟信号(IC),可向接口电路(100;100’),尤其是接口电路(100;100’)的输入提供所述至少一个接口时钟信号(IC),和/或-数据信号(D;R,G,B)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于皇家飞利浦电子股份有限公司,未经皇家飞利浦电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200580044367.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top