[发明专利]基于ARM和USB储存装置的无线通信仿真装置无效
申请号: | 200610010873.6 | 申请日: | 2006-04-29 |
公开(公告)号: | CN1863166A | 公开(公告)日: | 2006-11-15 |
发明(设计)人: | 谢宁;莫武中;周渊平 | 申请(专利权)人: | 中山大学 |
主分类号: | H04L12/56 | 分类号: | H04L12/56;H04L29/10;G06F11/00 |
代理公司: | 云南协立专利事务所 | 代理人: | 姜开侠 |
地址: | 510275广东省广州市广州新*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于ARM和USB储存装置的无线通信仿真装置,该装置的信号产生装置包括一个USB存储装置、一个USB接口、一块ARM芯片和与之配合的外围电路,本发明用简单的设备实现了复杂的仿真研究,大大加快了科研进程,有效解决了长期以来困扰科研人员的经费问题。其操作简便、用途广泛,不仅具有较高的处理速度,而且工作状态稳定可靠,具有良好的市场应用前景。 | ||
搜索关键词: | 基于 arm usb 储存 装置 无线通信 仿真 | ||
【主权项】:
1、一种基于ARM和USB储存装置的无线通信仿真装置,包括一个信号产生装置和一个信号接收处理装置;信号接收处理装置包括一台计算机、一块带数字信号处理芯片DSP的电路板和一块功能模块,计算机通过USB接口与电路板的JTAG接口串联连接,其特征在于:所述的功能模块上设置有一个RJ45接口和一块含有低压差分信号技术LVDS接口的芯片;功能模块中还设置有一块现场可编程门阵列FPGA芯片,5V外接稳压电源接口,信号处理电源电路,FPGA配置电路,信号处理复位电路,晶振器电路和状态指示电路;所述的FPGA芯片通过I/O接口与DSP芯片的EMIF接口电气连接,5V外接稳压电源接口与信号处理电源电路的输入端电气连接,信号处理电源电路与功能模块上所有芯片的电源接口电气连接,FPGA配置电路与FPGA芯片的配置接口电气连接,信号处理复位电路与FPGA芯片的I/O接口电气连接,晶振器电路与FPGA芯片的全局时钟接口串联连接,状态指示电路与FPGA芯片的I/O接口电气连接;所述的LVDS接口芯片的输入端与RJ45接口连接,其输出端与FPGA芯片的I/O接口电气连接;所述的信号产生装置包括一个用于储存计算机产生的信号源数据的USB存储装置,一个USB接口,一块ARM芯片,5V外接稳压电源接口,电源状态指示电路,信号产生电源电路,JTAG配置调试电路,信号产生复位电路,时钟电路,SDRAM储存电路,缓冲电路,一块FLASH芯片,一个RJ45接口和一块LVDS接口的芯片;所述的USB接口的输入端与USB存储装置直接相连,其输出端与ARM芯片的USB接口电气连接;所述的5V外接稳压电源接口与信号产生电源电路的输入端、USB接口的5V电源接口电气连接,信号产生电源电路的输出端与信号产生装置上所有芯片的电源接口电气连接;所述的ARM芯片通过其数据/地址I/O接口同时和SDRAM储存电路与缓冲电路电气连接,缓冲电路与FLASH芯片电气连接;所述的JTAG配置调试电路与ARM芯片的ARM配置接口电气连接,信号产生复位电路与ARM芯片的复位接口电气连接,时钟电路与ARM芯片的时钟接口电气连接,电源状态指示电路与信号产生电源电路的电源接口电气连接;所述的LVDS接口芯片的输入端与ARM芯片的SPI接口电气连接,其输出端与RJ45接口连接;所述的信号产生装置和信号接收处理装置通过各自的RJ45接口相互串联连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中山大学,未经中山大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610010873.6/,转载请声明来源钻瓜专利网。
- 上一篇:气泡混合轻质土制造装置
- 下一篇:翻盖式手机铰链机构