[发明专利]基于USB2.0接口的高速数据通讯校验装置无效
申请号: | 200610016514.1 | 申请日: | 2006-01-12 |
公开(公告)号: | CN101001134A | 公开(公告)日: | 2007-07-18 |
发明(设计)人: | 高世杰;吴志勇 | 申请(专利权)人: | 中国科学院长春光学精密机械与物理研究所 |
主分类号: | H04L1/20 | 分类号: | H04L1/20 |
代理公司: | 长春科宇专利代理有限责任公司 | 代理人: | 李恩庆 |
地址: | 130031吉*** | 国省代码: | 吉林;22 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种属于数据通讯技术领域的基于USB2.0接口的高速数据通讯校验装置,包括数字信号处理器,USB2.0接口芯片,主机,422串行接口芯片,FIFO存储器。数字信号处理器由422串行接口芯片或FIFO存储器读入外部数据并进行打包处理;经数字信号处理器处理的数据信息通过USB2.0接口芯片传输给主机,由主机按照数据通讯格式对接收数据进行校验处理。本发明具有数据存储存入介质为硬盘,存储数据量大、速度快,可以实时校验和事后校验的特点,通过主机端虚拟示波器,可以实时显示数据波形,可广泛应用于大型光电仪器通讯数据的校验。 | ||
搜索关键词: | 基于 usb2 接口 高速 数据通讯 校验 装置 | ||
【主权项】:
1、一种基于USB2.0接口的高速数据通讯校验装置,其特征在于包括数字信号处理器(1),USB2.0接口芯片(2),主机(3),422串行接口芯片(4),FIFO存储器(5),虚拟示波器(6);数字信号处理器(1)的串口与422串行接口芯片(4)相连,通过422串行接口芯片(4)接收外部串行数据;数字信号处理器(1)的并口与FIFO存储器(5)相连,读入由FIFO存储器(5)接收并暂存的外部并行数据;数字信号处理器(1)的并行接口与USB2.0接口芯片(2)的并行接口连接,USB2.0接口芯片(2)的USB2.0接口与主机(3)的USB2.0接口相连,数字信号处理器(1)对接收的串行数据和并行数据进行打包处理并通过USB2.0接口芯片(2)传输给主机(3);虚拟示波器(6)利用VC语言编写在主机(3)显示器上显示波形。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院长春光学精密机械与物理研究所,未经中国科学院长春光学精密机械与物理研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610016514.1/,转载请声明来源钻瓜专利网。
- 上一篇:一种生物全降解薄膜及其材料的制造方法
- 下一篇:一种砼填充用空腔模壳构件