[发明专利]嵌入式实时精确异常机制的硬件实现方法无效
申请号: | 200610042865.X | 申请日: | 2006-05-25 |
公开(公告)号: | CN1866200A | 公开(公告)日: | 2006-11-22 |
发明(设计)人: | 高德远;樊晓桠;张盛兵;王党辉;安建锋;黄小平;张萌 | 申请(专利权)人: | 西北工业大学 |
主分类号: | G06F9/38 | 分类号: | G06F9/38 |
代理公司: | 西北工业大学专利中心 | 代理人: | 黄毅新 |
地址: | 710072陕*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种嵌入式实时精确异常机制的硬件实现方法,包括下述步骤:采用分布式结构,在嵌入式处理器流水线的取指级、译码级、执行级、访存级以及写回级均设置一个异常检测逻辑,检测当前时钟周期该流水级产生的异常类型,并向集中式异常仲裁逻辑传递检测到的该周期该级产生的优先级最高异常的相关信息;对嵌入式处理器流水线的每一个体系结构寄存器增加一个镜像寄存器;处理器响应异常时,将体系结构寄存器保存到与其对应的镜像寄存器中;当异常返回时,将镜像寄存器的值恢复到与其对应的体系结构寄存器中,处理器完成一次异常响应,切换至正常的程序流程。由于采用了基于镜像寄存器的分布式异常处理方法,提高了嵌入式处理器实时处理速度。 | ||
搜索关键词: | 嵌入式 实时 精确 异常 机制 硬件 实现 方法 | ||
【主权项】:
1、一种嵌入式实时精确异常机制的硬件实现方法,其特征在于,包括下述步骤:1)采用分布式结构,在嵌入式处理器流水线的取指级、译码级、执行级、访存级以及写回级均设置一个异常检测逻辑,检测当前时钟周期该流水级产生的异常类型,并向集中式异常仲裁逻辑传递检测到的该周期该级产生的优先级最高异常的相关信息;2)对嵌入式处理器流水线的每一个体系结构寄存器增加一个镜像寄存器;3)处理器响应异常时,将体系结构寄存器保存到与其对应的镜像寄存器中,加载异常向量,执行异常服务子程序;4)当异常返回时,将镜像寄存器的值恢复到与其对应的体系结构寄存器中,处理器完成一次异常响应,切换至正常的程序流程。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西北工业大学,未经西北工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610042865.X/,转载请声明来源钻瓜专利网。