[发明专利]基于现场可编程逻辑阵列的读写缓存单元的方法及装置有效
申请号: | 200610073191.X | 申请日: | 2006-04-12 |
公开(公告)号: | CN1870593A | 公开(公告)日: | 2006-11-29 |
发明(设计)人: | 解叶军;刘强 | 申请(专利权)人: | 杭州华为三康技术有限公司 |
主分类号: | H04L12/56 | 分类号: | H04L12/56;G06F12/08 |
代理公司: | 北京集佳知识产权代理有限公司 | 代理人: | 逯长明 |
地址: | 310053浙江省杭州市高新技术产*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了基于FPGA的读写缓存单元的方法及装置,其关键是,设置外部的缓存单元,将所述缓存单元划分为若干小缓存块,并将报文的描述信息和报文数据全部写入到所述缓存单元中,使得一个报文对应若干缓存块。当FPGA读取信息时,先读取报文描述信息所在缓存块,再根据得到的报文描述信息读取报文数据所在缓存块。应用本发明,由于无需使用FPGA的内部缓存单元存储报文描述信息和报文数据,因而摆脱了FPGA内部缓存资源的限制,且节省了FPGA的内部缓存,使得有限的FPGA内部缓存可以用来做其他处理。又因为将缓存单元分为较小的缓存块,因而充分利用了DDRRAM的缓存空间,提高了外部缓存单元的利用率。 | ||
搜索关键词: | 基于 现场 可编程 逻辑 阵列 读写 缓存 单元 方法 装置 | ||
【主权项】:
1、一种基于FPGA的向缓存中写入数据的方法,其特征在于,在FPGA外部设置缓存单元,并将所述缓存单元划分为若干缓存块;该方法还包括以下步骤:a、FPGA中的写模块接收到写信号后,提取待写入报文的描述信息,将该描述信息写入缓存块地址写指针当前所指的缓存块内,所述写指针地址加1;b、向当前指针所指缓存块写入报文数据,每写完一缓存块,所述写指针地址加1;c、根据描述信息判断待写入报文是否写入完毕,若是,则进入空闲状态,等到下一次接到写信号后重复执行步骤a,否则,返回步骤b。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州华为三康技术有限公司,未经杭州华为三康技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610073191.X/,转载请声明来源钻瓜专利网。
- 上一篇:非水电解质二次电池
- 下一篇:薄膜晶体管的制造方法、电光学装置以及电子机器