[发明专利]系统大规模集成电路有效

专利信息
申请号: 200610082057.6 申请日: 2006-01-28
公开(公告)号: CN1866166A 公开(公告)日: 2006-11-22
发明(设计)人: 市川武志 申请(专利权)人: 冲电气工业株式会社
主分类号: G06F1/32 分类号: G06F1/32;G06F1/08
代理公司: 中国专利代理(香港)有限公司 代理人: 浦柏明;刘宗杰
地址: 日本东京港*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明使具有低功耗模式的系统大规模集成电路的功耗进一步降低。利用分频器(15)生成通常动作用的时钟信号CKH(5MHz)和至外部存储装置(30)的数据传送用的时钟信号CKL(1MHz)。当将RAM(13)的内容保存在外部存储装置(30)中并且转向低功耗模式时,由模式选择信号PSM选择时钟信号CKL并且将其提供给CPU(11)进行数据传送。数据传送结束后,通过结束信号FIN使FF(19)置位,并且停止传送给CPU(11)的时钟信号CLK。当通过外部中断信号INT使FF(19)复位时,重新开始给CPU(11)提供时钟信号CLK,保存在外部存储装置(30)中的数据通过数据传送用时钟信号CKL返回到RAM(13)中。此后,通过模式选择信号PSM选择时钟信号CKH,复原到通常动作。
搜索关键词: 系统 大规模集成电路
【主权项】:
1.一种系统大规模集成电路,其特征在于包括:易失性存储器,在低功耗模式时切断电源,使存储内容消失;中央处理单元,在通常动作时进行规定的逻辑处理,并且在转向低功耗模式之前先将上述存储器的存储内容保存在外部存储装置中,当自低功耗模式复原时进行将该外部存储装置的存储内容返回到该存储器中的处理;数据输入输出电路,自通常动作模式转向低功耗模式时,经由上述中央处理单元将从上述存储器读出的数据传送给外部存储装置,当自低功耗模式复原时将从该外部存储装置读出的数据传送给该中央处理单元;分频电路,对从外部提供的、或根据被提供的信号而生成的第一时钟信号进行分频,生成第2时钟信号,并且将该第2时钟信号提供给上述数据输入输出电路作为数据传送用时钟;选择电路,当由上述中央处理单元指定为通常动作模式时,选择上述第1时钟信号,当由上述中央处理单元指定为低功耗模式时,选择上述第2时钟信号;以及时钟供给电路,设置于上述选择电路和上述中央处理单元之间,当自上述存储器至上述外部存储装置的数据传送结束时,停止供给自该选择电路至该中央处理单元的时钟信号,当检测到外部中断时,重新开始供给自该选择电路至该中央处理单元的时钟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于冲电气工业株式会社,未经冲电气工业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200610082057.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top