[发明专利]中断控制器、中断信号预处理电路及其中断控制方法有效
申请号: | 200610087667.5 | 申请日: | 2006-05-31 |
公开(公告)号: | CN1858725A | 公开(公告)日: | 2006-11-08 |
发明(设计)人: | 尹伟 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | G06F13/24 | 分类号: | G06F13/24;G06F1/32 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 钱大勇;蒲迈文 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种在符合高级配置与电源接口(ACPI)电源管理标准的计算机系统的中断控制器、以及用于该中断控制器的中断信号预处理电路及其中断控制方法,其能够在符合高级配置与电源接口电源管理标准的计算机系统正常工作时节省功耗。根据本发明的一个方面,提供一种计算机系统的中断控制方法,包括步骤:当判断系统中存在中断输入信号时,使能中断控制过程中的选通时钟信号,对中断输入信号进行适当的处理,并将处理过的中断输入信号引入到高级可编程中断控制器进行正常的中断处理;当中断处理结束时,将选通时钟信号拉低到低电平。 | ||
搜索关键词: | 中断 控制器 信号 预处理 电路 及其 控制 方法 | ||
【主权项】:
1.一种用于计算机系统的中断控制器,包括:n个中断信号预处理电路,接收n个中断输入信号以及相应的中断电平有效选择确定信号,输出n个第一输出信号以及n个第二输出信号;或运算器,将n个第二输出信号进行或运算处理;时钟模块,接收计算机系统芯片组的锁相模块产生的时钟信号,产生选通时钟信号;APIC模块,具有n个中断入口,接收相应的n个第一输出信号,接收时钟模块产生的选通时钟信号,将或运算器的输出连接到APIC模块的选通时钟信号输入端,其中每一个中断信号预处理电路包括:第一反相器,将中断输入信号反相;第一多路器,接收中断输入信号以及经第一反相器反相的中断输入信号;第一锁存器,锁存第一多路器的输出;寄存器,在选通时钟的控制下,存储第一锁存器的输出;第二反相器,将寄存器的输出反相;第二多路器,接收寄存器输出信号以及第二反相器的输出信号,其输出信号作为中断信号预处理电路的第一输出信号;第二锁存器,其信号输入端和时钟输入端分别连接到寄存器的输出端;第一或门,将第一多路器的输出与寄存器的输出进行或处理,第一或门的输出连接到第一锁存器的时钟输入端;第二或门,将第一锁存器的输出与第二锁存器的输出进行或处理,第二或门的输出信号作为中断信号预处理电路的第二输出信号;其中,第一锁存器的复位端以及寄存器的复位端连接到系统总线的复位信号上,第二锁存器的复位端连接一脉冲复位信号,其中,当存在中断输入信号时,或运算器的输出为高电平,APIC模块的选通时钟信号输入端接收正常的选通时钟信号,进行中断处理;当不存在任何中断输入信号时,或运算器的输出为低电平,APIC模块的选通时钟信号输入端接收的选通时钟信号被拉低到低电平。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610087667.5/,转载请声明来源钻瓜专利网。
- 上一篇:封装元件
- 下一篇:防骚扰通信装置及基于该装置的防骚扰通信方法