[发明专利]半导体器件及其制造方法有效
申请号: | 200610089954.X | 申请日: | 2003-03-14 |
公开(公告)号: | CN1855401A | 公开(公告)日: | 2006-11-01 |
发明(设计)人: | 斋藤信胜;南泽正荣;米田义之;清水敦和;今村和之;菊池敦;冈本九弘;渡边英二 | 申请(专利权)人: | 富士通株式会社 |
主分类号: | H01L21/48 | 分类号: | H01L21/48;H01L21/50 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 李春晖 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种半导体器件及其制造方法,所述方法包括以下步骤:a.在硅衬底上形成金属薄膜层;b.通过在所述金属薄膜层上的多个水平面中形成导电层和绝缘层来形成薄膜多层衬底;c.通过粘合部件将支撑部件贴在所述薄膜多层衬底上;d.除去所述硅衬底和所述金属薄膜层;e.将所述薄膜多层衬底连同所述支撑部件一起个体化;f.将所述薄膜多层衬底安装在封装衬底上并且将所述薄膜多层衬底固定在所述封装衬底上;g.降低所述粘合部件的粘附性,从所述薄膜多层衬底上剥离所述支撑部件和所述粘合部件;以及h.将至少一个半导体芯片安装在所述薄膜多层衬底上。 | ||
搜索关键词: | 半导体器件 及其 制造 方法 | ||
【主权项】:
1.一种制造半导体器件的方法,该方法包括以下步骤:a.在硅衬底上形成金属薄膜层;b.通过在所述金属薄膜层上的多个水平面中形成导电层和绝缘层来形成薄膜多层衬底;c.通过粘合部件将支撑部件贴在所述薄膜多层衬底上;d.除去所述硅衬底和所述金属薄膜层;e.将所述薄膜多层衬底连同所述支撑部件一起个体化;f.将所述薄膜多层衬底安装在封装衬底上并且将所述薄膜多层衬底固定在所述封装衬底上;g.降低所述粘合部件的粘附性,从所述薄膜多层衬底上剥离所述支撑部件和所述粘合部件;以及h.将至少一个半导体芯片安装在所述薄膜多层衬底上。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610089954.X/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造