[发明专利]半导体集成电路无效
申请号: | 200610100963.4 | 申请日: | 2006-08-04 |
公开(公告)号: | CN1912644A | 公开(公告)日: | 2007-02-14 |
发明(设计)人: | 盐田良治;关口启之;丸山薰 | 申请(专利权)人: | 松下电器产业株式会社 |
主分类号: | G01R31/28 | 分类号: | G01R31/28;H01L21/66 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 邸万奎;黄小临 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 通过在半导体集成电路上安装以下部件,有可能在具有高速时钟的稳定等待时间中执行并行测试:时钟稳定等待电路4,用于判定由高速时钟生成电路2生成的时钟信号是否稳定;扫描通路控制电路7,能够基于从时钟稳定等待电路4输出的信号而切换扫描通路结构;以及激活控制电路6,能够基于从时钟稳定等待电路4输出的信号而切换要被激活的顺序电路。而且,有可能从外部监视能够判定高速时钟的稳定性的信号。因此,容易判定是否由高速时钟生成部件或内部电路引起故障。 | ||
搜索关键词: | 半导体 集成电路 | ||
【主权项】:
1.一种半导体集成电路,包括:分频电路,用于生成从外部输入的较低速度时钟信号的分频时钟信号;诸如PLL电路的高速时钟生成电路,用于基于分频时钟信号而生成与正常操作中的时钟信号相同的高速时钟信号;时钟稳定等待电路,用于判定由高速时钟生成电路生成的时钟信号是否稳定;脉冲生成电路,用于在仅仅特定周期内输出高速时钟信号;扫描通路控制电路,用于基于从时钟稳定等待电路输出的信号而切换扫描通路结构;以及激活控制电路,用于基于从时钟稳定等待电路输出的信号而切换要被激活的顺序电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于松下电器产业株式会社,未经松下电器产业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610100963.4/,转载请声明来源钻瓜专利网。
- 上一篇:译码装置和译码方法
- 下一篇:用于辊压机的单面双铰框架