[发明专利]可缩放大规模二维卷积电路有效
申请号: | 200610105061.X | 申请日: | 2006-08-29 |
公开(公告)号: | CN1916959A | 公开(公告)日: | 2007-02-21 |
发明(设计)人: | 黄士坦;刘红侠 | 申请(专利权)人: | 中国航天时代电子公司第七七一研究所 |
主分类号: | G06T1/20 | 分类号: | G06T1/20 |
代理公司: | 西安通大专利代理有限责任公司 | 代理人: | 李郑建 |
地址: | 710054*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种可缩放大规模二维卷积电路,该电路包括一个基准图像素寄存器Y,一个实时图像素寄存器组X,由128个的阵列乘法器M0,M1,.....M127组成的乘法器组,由128个寄存器p0,p1,....p127组成的乘积寄存器组,由128个加法器A0,A1,......A127构成的加法器组,由128个寄存器S0,S1,.....S127组成的中间结果寄存器组,一个输出电路,用于计算结果的三态输出;一个用于产生时钟、读写、片选以及清除信号的控制电路。该电路在计算时,算法中运算量大、规则性强的计算由卷积电路完成,微处理器负责存储采集的图像数据,并运算其他并行性较差、无规则的计算,把微处理器的灵活性与硬件电路的高速性有机的结合起来,达到灵活、高适应性和高实时性的效果,能够大幅提高处理速度,又确保可靠性。 | ||
搜索关键词: | 缩放 大规模 二维 卷积 电路 | ||
【主权项】:
1.一种可缩放大规模二维卷积电路,其特征在于,该电路包括:一个基准图像素寄存器Y,数据宽度为8位;一个实时图像素寄存器组X,数据宽度为8位,由128个8位寄存器x0~x127构成移位寄存器,其寄存器x0的输出接至片外,以备级连时连接,X值以串行方式移入寄存器组;乘法器组,由128个的阵列乘法器M0,M1,.....M127组成,每一个乘法器Mi的两个输入,来自基准图像素寄存器Y和对应的实时图像素寄存器xi;乘积寄存器组,由128个寄存器p0,p1,....p127组成,数据宽度为16位,寄存器pi输入接相应乘法器Mi输出;加法器组,由128个加法器A0,A1,......A127构成,每个加法器Ai的两个输入来自相应的乘积寄存器pi和中间结果寄存器Si-1;中间结果寄存器组,由128个寄存器S0,S1,.....S127组成,数据宽度16~26位,每个中间结果寄存器Si用于暂存相应加法器Ai的和;一个输出电路,用于计算结果的三态输出,以便与CPU的总线相连;一个控制电路,用于产生时钟、读写、片选以及清除信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天时代电子公司第七七一研究所,未经中国航天时代电子公司第七七一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610105061.X/,转载请声明来源钻瓜专利网。