[发明专利]薄膜晶体管数组基板结构及其工艺无效
申请号: | 200610149984.5 | 申请日: | 2006-10-25 |
公开(公告)号: | CN101170084A | 公开(公告)日: | 2008-04-30 |
发明(设计)人: | 郭建忠 | 申请(专利权)人: | 胜华科技股份有限公司 |
主分类号: | H01L21/84 | 分类号: | H01L21/84;H01L21/768;H01L27/12 |
代理公司: | 北京集佳知识产权代理有限公司 | 代理人: | 逯长明 |
地址: | 台湾省*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明是一种薄膜晶体管数组基板结构及其工艺,主要是将画素电极与门极电极于第一道光罩工艺步骤中完成,之后配合第二至四道光罩工艺分别将非硅层/掺杂非晶硅层、第二金属层及保护层予以完成,而构成一个薄膜晶体管面板;藉此,本发明确实能仅藉由一般半导体黄光工艺的四道光罩工艺,来实现薄膜晶体管数组基板,不仅能简化工艺步骤外,更能有效减少工艺成本。 | ||
搜索关键词: | 薄膜晶体管 数组 板结 及其 工艺 | ||
【主权项】:
1.一种薄膜晶体管数组基板工艺,其特征在于:包含下列步骤:依序沉积一透明电极层及一第一金属层于一基板上;使用第一道光罩工艺,将基板上的透明电极层及第一金属层形成多数个画素区域、多数个栅极电极及多数个储存电容的第一电极;依序沉积一绝缘层、一非晶硅层及一掺杂非晶硅层;使用第二道光罩工艺,将该绝缘层、该非晶硅层及该掺杂非晶硅层形成多数个通道区、多数个储存电容的介电层、多数个焊垫电极及多数个画素电极;沉积一第二金属层;使用第三道光罩工艺,将第二金属层形成多数个源极电极、多数个漏极电极及多数个储存电容的第二电极,该些漏极电极及第二电极电性连接至对应画素电极,而该源极电极和漏极电极之间的掺杂非晶硅层也被蚀刻断开;及沉积一保护层后再使用第四道光罩工艺,藉以去除该些焊垫电极上的该保护层。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于胜华科技股份有限公司,未经胜华科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610149984.5/,转载请声明来源钻瓜专利网。
- 上一篇:一种血泵用的可控电动液压活塞泵
- 下一篇:垃圾压缩机的垃圾收集提升装置
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造