[发明专利]可编程逻辑器件集成电路上用于高速串行数据发射机的串行化器电路有效
申请号: | 200610153437.4 | 申请日: | 2006-08-02 |
公开(公告)号: | CN1913365A | 公开(公告)日: | 2007-02-14 |
发明(设计)人: | T·T·源;T·德兰;S·Y·舒马拉耶夫;A·扎利兹尼亚克;S·王;R·温卡塔;C·李 | 申请(专利权)人: | 阿尔特拉公司 |
主分类号: | H03M9/00 | 分类号: | H03M9/00;H04B1/04 |
代理公司: | 北京纪凯知识产权代理有限公司 | 代理人: | 赵蓉民 |
地址: | 美国加*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 用于一可编程逻辑器件(PLD)或类似装置上的高速串行数据发射机电路的串行化器电路,其包含将具有任一数据宽度的并行数据转换为串行数据的电路。该串行化器电路还可以工作在一宽频率范围内的任一频率上,并可以利用参考时钟信号,该参考时钟信号具有与并行数据速率和/或串行数据速率相关的多种关系中的任一关系。该电路在各个方面都是可配置/重配置的,其中至少一些配置/重配置是可以动态控制的(即,在PLD的用户模式工作期间)。 | ||
搜索关键词: | 可编程 逻辑 器件 集成电路 用于 高速 串行 数据 发射机 电路 | ||
【主权项】:
1、一种可编程逻辑器件PLD上的串行化器电路,包括:并行数据源;第一多路复用器电路,其接收来自所述并行数据的偶数位位置的位,并将这些偶数位逐一连续输出;第二多路复用器电路,其接收来自所述并行数据的奇数位位置的位,并将这些位逐一连续输出;以及第三多路复用器电路,其接收所述第一和第二多路复用器电路输出的连续位,并交替输出来自所述第一和第二多路复用器电路的这些位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于阿尔特拉公司,未经阿尔特拉公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610153437.4/,转载请声明来源钻瓜专利网。
- 上一篇:自动调速器
- 下一篇:包括固态照明装置的显示器以及使用该显示器的方法