[发明专利]熔丝调整电路无效
申请号: | 200610153723.0 | 申请日: | 2006-09-08 |
公开(公告)号: | CN1937086A | 公开(公告)日: | 2007-03-28 |
发明(设计)人: | 杉村直昭 | 申请(专利权)人: | 冲电气工业株式会社 |
主分类号: | G11C17/18 | 分类号: | G11C17/18;G11C29/00 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 杨凯;刘宗杰 |
地址: | 日本东京港*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明的熔丝调整电路可高精度判定熔丝元件的未切断或切断,实现可靠性的提高和低消耗功率化。根据由NMOS(34-1、34-2)的源极电阻的大小关系确定的漏极电流Ids(34-1)、Ids(34-2)的大小关系,由熔丝状态判定电路(30A)判定熔丝元件35-2的未切断或切断,结果保持在锁存电路(30B),该判定动作后,使发生施加到一对NMOS(34-1、34-2)的栅极的偏置电压BiasO的偏置电路(20)停止,令偏置电压BiasO为地电平,不流过漏极电流Ids(34-1)、Ids(34-2)。从而,即使是熔丝元件(35-2)未完全切断并保持未切断状态的场合,只要电阻元件(35-1)的电阻R35-1<熔丝元件未切断电阻R34-2,就可以可靠判定未切断或切断。 | ||
搜索关键词: | 调整 电路 | ||
【主权项】:
1.一种熔丝调整电路,其特征在于,具备:控制电路,被输入输入脉冲,输出将上述输入脉冲延迟后的第1脉冲及将上述第1脉冲延迟后的第2脉冲的同时,从上述输入脉冲的前沿,输出具有从上述第2脉冲的后沿到延迟规定时间后的后沿为止的脉冲宽度的第3脉冲;偏置电路,在第1电源节点和第2电源节点之间连接,由上述第3脉冲激活,在上述第3脉冲的脉冲宽度时间的期间,输出偏置电压;熔丝状态判定电路,具备在上述第1电源节点和上述第2电源节点之间串联的第1晶体管、第1输出节点、第2晶体管及电阻元件以及在上述第1电源节点和上述第2电源节点之间串联的第3晶体管、第2输出节点、第4晶体管及熔丝元件,上述第1及第3晶体管由上述第1脉冲激活而成为导通状态,上述第2及第4晶体管由上述偏置电压激活而成为导通状态,上述电阻元件的电阻值比上述熔丝元件未切断时的电阻值大,且比上述上述熔丝元件切断时的电阻值小;锁存电路,在上述第1电源节点和上述第2电源节点之间连接,由上述第2脉冲激活,放大上述第1输出节点和上述第2输出节点的电压差并锁存该电压差,保持表示上述熔丝元件的切断/未切断状态的调整信息。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于冲电气工业株式会社,未经冲电气工业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610153723.0/,转载请声明来源钻瓜专利网。