[发明专利]可编程指令集计算机集成电路无效
申请号: | 200610155427.4 | 申请日: | 2006-12-25 |
公开(公告)号: | CN101211330A | 公开(公告)日: | 2008-07-02 |
发明(设计)人: | 顾士平;华晓勤;华晓军 | 申请(专利权)人: | 顾士平 |
主分类号: | G06F15/00 | 分类号: | G06F15/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 310052浙江省杭州市*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 可编程指令集计算机集成电路,涉及到一种在正常运行中可部分或全部改变逻辑电路的动态现场可编程集成电路。解决现在可编程集成电路不能动态重用的问题。通过增加了一组临时配置寄存器、配置控制电路、动态配置时钟、允许配置寄存器,在FPGA正常工作时,实现对逻辑单元重新配置。通过增加动态允许输出控制电路、动态控制输出时钟、允许输出寄存器、输出寄存器,从而实现对输出电路的控制,避免在重新配置过程中对可编程集成电路影响。可广泛应用在图像处理,网络处理器,可编程指令集计算机,网格刀片式服务器,可信计算机,可信路由器等场所。 | ||
搜索关键词: | 可编程 指令 计算机 集成电路 | ||
【主权项】:
1.可编程指令集计算机集成电路,包括:局部走线、通用走线、嵌入式阵列块、可编程输入/输出模块、数字时钟管理器或可编程锁相环、块存储器、乘法器、数字信号处理器模块,其特征在于:在可编程集成电路中的局部走线、通用走线、嵌入式阵列块、输入/输出块、乘法器、数字信号处理块、块状SRAM的每个配置单元增加配置控制电路:由临时配置寄存器、允许配置寄存器、带允许输出端的同步D触发器、动态配置时钟电路、被配置寄存器组成;在可编程集成电路中的局部走线、通用走线、嵌入式阵列块、输入/输出块、乘法器、数字信号处理块、块状SRAM的每个输出单元增加输出控制电路:由功能单元输出、允许输出寄存器、带允许输出端的同步D触发器、动态控制输出时钟、输出寄存器组成。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于顾士平,未经顾士平许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610155427.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种小型制冷压缩机电机起动器
- 下一篇:发光陶瓷及其制备方法