[发明专利]粗粒度可重配置计算结构中算术单元结构有效
申请号: | 200610169722.5 | 申请日: | 2006-12-28 |
公开(公告)号: | CN1996277A | 公开(公告)日: | 2007-07-11 |
发明(设计)人: | 宋立国;赵元富 | 申请(专利权)人: | 北京时代民芯科技有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 中国航天科技专利中心 | 代理人: | 安丽 |
地址: | 100076北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 粗粒度可重配置计算结构中算术单元结构由8个输入寄存器构成运算操作输入寄存器;6个输出寄存器构成运算结果输出寄存器;两个加/减法运算单元、乘/除法运算单元及2n位移位/符号扩展运算单元构成算术单元,这4个运算单元并行排列,拥有各自独立的输入寄存器和运算结果输出寄存器,其中两个加/减法运算单元的输入分别接2个输入寄存器,进行加或减运算,同一时间内只能选择一种运算,其输出分别接1个输出寄存器;乘/除法运算单元及2n位移位/符号扩展运算单元的输入分别接2个输入寄存器,输出分别接2个输出寄存器,同一时内只能选择一种运算。本发明具有通用性,它不但适于算法中算子的映射,并且易于实现算法的流水处理,加速运算的执行。 | ||
搜索关键词: | 粒度 配置 计算 结构 算术 单元 | ||
【主权项】:
1、粗粒度可重配置计算结构中算术单元结构,其特征在于:由8个输入寄存器Y1,Y2,Y3,Y4,Y5,Y6,Y7,Y8构成运算操作输入寄存器;6个输出寄存器Z1,Z2,Z3,Z4,Z5,Z6构成运算结果输出寄存器;加/减法运算单元1,加/减法运算单元2,乘/除法运算单元及2n位移位/符号扩展运算单元构成算术单元,这4个运算单元并行排列,拥有各自独立的输入寄存器和运算结果输出寄存器,能够同时进行各自的运算而不会互相干扰,其中加/减法运算单元1,加/减法运算单元2的输入分别接2个输入寄存器,进行加或减运算,同一时间内只能选择一种运算,其输出分别接1个输出寄存器;乘/除法运算单元及2n位移位/符号扩展运算单元的输入分别接2个输入寄存器,其输出分别接2个输出寄存器,同一时内只能选择一种运算。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京时代民芯科技有限公司,未经北京时代民芯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610169722.5/,转载请声明来源钻瓜专利网。
- 上一篇:铝锡基双金属轴套
- 下一篇:一种塑料薄膜的收卷吸附装置