[发明专利]使用非易失性高速缓冲存储器的存储设备及其控制方法无效
申请号: | 200610171116.7 | 申请日: | 2006-12-22 |
公开(公告)号: | CN101004663A | 公开(公告)日: | 2007-07-25 |
发明(设计)人: | 吉田贤治;鹰居赖治 | 申请(专利权)人: | 株式会社东芝 |
主分类号: | G06F3/06 | 分类号: | G06F3/06;G06F12/08;G11B31/00;G11C16/06 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 陈炜 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 即使当主机设备侧的扇区长度不同于硬盘侧的扇区长度时,也可以执行数据处理而不会降低数据处理效率。在基于命令执行使用闪速存储器(203)作为高速缓存的数据处理之前,从硬盘中读取第二数据块的部分数据或者全部数据并且将其写入到闪速存储器(203)中,该第二数据块基于在硬盘(204)侧定义的长扇区,并且包围基于主机定义的扇区的第一数据块的开始端和结束端地址。 | ||
搜索关键词: | 使用 非易失性 高速 缓冲存储器 存储 设备 及其 控制 方法 | ||
【主权项】:
1、一种使用非易失性高速缓冲存储器的存储设备,其特征在于包含:主机接口(312),相对于其输入/输出来自将第一长度作为读/写单位进行处理的主机设备(100)的命令和第一数据块;命令分析部分(411),其分析所述命令的内容;用于所述非易失性高速缓冲存储器(203)的存储器接口(315);盘接口(314),其相对于将第二长度作为读/写单位进行处理的硬盘输入/输出第二数据块;以及读/写处理部分(417,418),其在基于所述命令执行使用所述非易失性高速缓冲存储器(203)的数据处理之前,从硬盘(204)中读出第二数据块的全部数据和部分数据之一,并把所读出的数据写入到非易失性高速缓冲存储器(203)中,其中所述第二数据块的开始端和结束端地址包围第一数据块的开始端和结束端地址并且最靠近于所述开始端和结束端地址。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社东芝,未经株式会社东芝许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610171116.7/,转载请声明来源钻瓜专利网。