[实用新型]一种数字鉴相滤波器无效
申请号: | 200620042089.9 | 申请日: | 2006-05-25 |
公开(公告)号: | CN2917093Y | 公开(公告)日: | 2007-06-27 |
发明(设计)人: | 林海 | 申请(专利权)人: | 上海欣泰通信技术有限公司 |
主分类号: | H03L7/093 | 分类号: | H03L7/093;G01S5/14;H03H17/02 |
代理公司: | 上海申汇专利代理有限公司 | 代理人: | 翁若莹 |
地址: | 200437上海*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种数字鉴相滤波器,其特征在于,包括:用于与包括CPU在内的FPGA的外部模块进行信息交换的接口模块,用于完成对本地晶体振荡器输入频率的分频及本地秒脉冲的重置位,并输出其他所需频率的本地模块,用于内外两个脉冲之间的相位检测的数据处理模块,CPU依据内外两个脉冲之间的相位检测信息,控制本地模块重置位、滤波器参数、输出信号占空比,最终达到闭环反馈环路的稳定状态,使本地输出信号保持对外参考源的精密跟踪。本实用新型能克服信号源的短时间不确定性和石英晶体振荡器长期的漂移性的,能输出高精度、高稳定的高频秒脉冲信号。 | ||
搜索关键词: | 一种 数字 滤波器 | ||
【主权项】:
1.一种数字鉴相滤波器,其特征在于,所述FPGA包括:一接口模块,用于与包括CPU在内的FPGA的外部模块进行信息交换,即将内外两个脉冲之间的相位检测信息输出给CPU,将CPU的占空比参数、滤波器参数、重置位等输入信号传输给FPGA内相应模块;其输入端分别连接所述GPS模块和所述标准信号源模块,经数据总线连接所述CPU;一本地模块,用于完成对本地晶体振荡器输入频率的分频,及本地秒脉冲的重置位,并输出其他所需频率;其输入端分别连接所述接口模块的外参考秒脉冲输出端、滤波器参数输出端、重置位输出端和可控本地标准压控频率单元模块,所述本地模块分别设有其他所需频率的输出端;一数据处理模块,包括调整由CPU设置滤波器参数的可调整数字滤波器,用于内外两个脉冲之间的相位检测;其输入端分别连接所述接口模块的输出端、所述本地模块的输出端和可控本地标准压控频率单元模块的倍频输出端,其输出端连接所述接口模块的输入端;所述CPU依据内外两个脉冲之间的相位检测信息,控制本地模块的重置位、滤波器的参数、输出信号的占空比。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海欣泰通信技术有限公司,未经上海欣泰通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200620042089.9/,转载请声明来源钻瓜专利网。
- 上一篇:游戏机按键结构
- 下一篇:强制风冷脚启动磁电机