[实用新型]TMS320C6201/6701数字信号处理器精简开发平台无效
申请号: | 200620042150.X | 申请日: | 2006-05-26 |
公开(公告)号: | CN2906744Y | 公开(公告)日: | 2007-05-30 |
发明(设计)人: | 薛雷 | 申请(专利权)人: | 上海大学 |
主分类号: | G06F13/00 | 分类号: | G06F13/00;G06F13/40 |
代理公司: | 上海上大专利事务所 | 代理人: | 何文欣 |
地址: | 200444*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种TMS320C6201/6701数字信号处理器精简开发平台。它包括一片TMS320C6201/6701 DSP,DSP连接一个电源管理与复位监测电路、一个时钟电路、一个同步突发静态存储器SBSRAM、一个扩展接口、一个JTAG下载口、一个系统跳线口,并通过一个总线驱动电路连接两个并联的同步动态存储器SDRAM、一个闪存FlashROM和一个扩展接口。本实用新型为用户提供一种高性价比的DSP开发平台。 | ||
搜索关键词: | tms320c6201 6701 数字信号 处理器 精简 开发 平台 | ||
【主权项】:
1.一种TMS320C6201/6701数字信号处理器精简开发平台,包括一片TMS320C6201/6701 DSP(1),其特征在于:a.一个电源管理与复位监测电路(2)包含有电源管理电路和复位监测电路,其中的电源管理电路产生3.3V和1.8V电压通过DSP(1)的电源/接地引脚输入到DPS(1),复位监测电路通过DSP(1)的RESET引脚控制DSP(1),对其进行上电复位或手动复位;b.一个时钟电路(3)接入到DSP的时钟输入引脚;c.DSP的EMIF共享信号线、SBSRAM控制信号线直接连接一个同步突发静态存储器SBSRAM(4);d.DSP(1)的EMIF共享信号线、SDRAM/异步器件控制信号线通过总线驱动电路(7)后连接两个并联的同步动态存储器SDRAM(5)、一个闪存FlashROM(6)和一个扩展接口(8);e.DSP(1)的主机接口HPI、多功能缓冲串口McBSP直接连接一个扩展接口(8);f.DSP(1)的JTAG仿真引脚和系统跳线设置引脚分别直接连接一个JTAG下载口(9)和一个系统跳线口(10)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海大学,未经上海大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200620042150.X/,转载请声明来源钻瓜专利网。
- 上一篇:一种超纯水制备混床树脂系统
- 下一篇:磁悬浮节能无磨损多用途水液泵