[实用新型]单边迟滞比较器无效
申请号: | 200620157552.4 | 申请日: | 2006-11-24 |
公开(公告)号: | CN201018463Y | 公开(公告)日: | 2008-02-06 |
发明(设计)人: | 邹雪城;刘政林;郑朝霞;尹璐;田欢;骞海荣;王潇;涂熙 | 申请(专利权)人: | 华中科技大学 |
主分类号: | H03K5/24 | 分类号: | H03K5/24 |
代理公司: | 华中科技大学专利中心 | 代理人: | 曹葆青 |
地址: | 430074湖北*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种单边迟滞比较器,该电路是为低压低功耗芯片中的保护电路或者是检测电路专门设计。该电路电流源、二个输入MOS管、三个负载MOS管和迟滞调节器,其中迟滞调节器用于调节比较器的阈值,由负载MOS管、反馈MOS管和反馈开关组成。该电路单边阈值与电路器件参数无关,即只要固定了比较器一个输入端电压就可以精确确定单边阈值。电路具有不对称的正反馈回路构成迟滞比较器的迟滞电路,能产生阈值电压并能完成比较功能。在此基础上加入提供相应输出电压摆幅和合理输出电阻的输出级电路以及相应的反馈支路。电路本身是一个相对独立的部分。电路中还设置了合适的正反馈支路以及输出级支路,以及提供了静电保护作用的MOS管和电阻。 | ||
搜索关键词: | 单边 迟滞 比较 | ||
【主权项】:
1.一种单边迟滞比较器,其特征在于:它包括NMOS管N1和N2、PMOS管P1、P2、P5和迟滞调节器(11),迟滞调节器(11)由负载PMOS管P7、反馈PMOS管P8和反馈开关S1构成,用于调节比较器的阈值;NMOS管N1和N2对称,PMOS管P1、P2、P5和P7的宽长比相等;其中,NMOS管N1管栅极作为正输入端Vin1,NMOS管N2管的栅极作为负输入端Vin2,它们的源极相连,同时接尾电流源I1的正端;电流源I1的负端接地;NMOS管N1漏极与PMOS管P1漏极相连,并连接到迟滞调节器(11)中负载PMOS管P7漏极以及反馈开关S1的负极;开关S1的正极和PMOS管P8的漏极相连;PMOS管P1漏级与栅级相连,成二极管连接;N2的漏极与PMOS管P2漏极相连,同时连接到PMOS管P5的漏极;PMOS管P2漏极与其栅极相连,成二级管连接结构;PMOS管P1与P5栅极相连,迟滞调节器(11)中PMOS管P7、P8的栅极与PMOS管P2栅极相连;PMOS管P1、P2、P5、P7、P8源极相连,一起接入电源VDD;比较器的负输出端VO1从NMOS管N1的漏极引出,比较器的正输出端VO2 从NMOS管N2管的漏极引出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华中科技大学,未经华中科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200620157552.4/,转载请声明来源钻瓜专利网。