[发明专利]相位比较器和相位调整电路有效

专利信息
申请号: 200680043294.X 申请日: 2006-03-10
公开(公告)号: CN101313508A 公开(公告)日: 2008-11-26
发明(设计)人: 有马幸生;岩田彻;三宅诚;吉河武文 申请(专利权)人: 松下电器产业株式会社
主分类号: H04L7/033 分类号: H04L7/033;H03L7/08;H03L7/081;H03L7/087;H03L7/089
代理公司: 北京市金杜律师事务所 代理人: 王茂华
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种相位比较器和相位调整电路。在高速数据通信用的定时恢复处理中的相位比较中,采用如下的结构,即在规定用于进行并行处理的数据窗而对该窗内的时钟和数据的边沿进行相位比较时,并行进行相位比较和数据边沿是否在窗内的判断,仅在数据边沿在窗内的情况下输出相位比较结果。根据该结构,不需要精度高的延迟电路就能进行没有错误的正确的相位比较。
搜索关键词: 相位 比较 调整 电路
【主权项】:
1.一种相位比较器,在数据传输率为1/Tbps的数据通信中,用于利用周期为(2N+1)T且相位差为1T的2N+1相的时钟信号来进行相位调整和数据接收的时钟数据恢复装置中,其中N为1以上的整数,其特征在于,包括:2N+1个比较期间检测装置,以上述2N+1相的时钟信号之中的第(m-1)相位的时钟信号为第1时钟信号,并以第m相位的时钟信号为第2时钟信号,判断是否是作为从上述第1时钟信号的上升沿开始到上述第2时钟信号的上升沿为止的期间而被规定的第m比较期间,作为第m比较使能信号而输出,其中,m-1在0以上的情况下为除以2N+1所得的余数,在负的情况下为m+2N,m为0以上2N以下的整数;和2N+1个相位差检测装置,以第(N+m)相位的时钟信号为基准时钟,并以上述第m比较使能信号、上述数据以及上述基准时钟为输入,在上述第m比较使能信号激活时输出上述基准时钟和上述数据的相位差信息,其中N+m为除以2N+1所得的余数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于松下电器产业株式会社,未经松下电器产业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200680043294.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top