[发明专利]用于几千兆位无线系统的接收机组件及方法无效
申请号: | 200680055215.7 | 申请日: | 2006-05-04 |
公开(公告)号: | CN101479620A | 公开(公告)日: | 2009-07-08 |
发明(设计)人: | 斯蒂法尼·皮内尔;乔伊·拉斯卡 | 申请(专利权)人: | 佐治亚科技研究公司 |
主分类号: | G01S1/00 | 分类号: | G01S1/00;G01S13/00;H04B1/38 |
代理公司: | 北京安信方达知识产权代理有限公司 | 代理人: | 王 漪;颜 涛 |
地址: | 美国佐*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明描述了一种用于接收模拟信号并将该模拟信号转换为数字信号的接收机组件。优选的是,接收机组件能够接收在约60GHz下工作的信号。接收机组件包括滤波器、降频转换器、解调器、锁存器、FIFO电路以及逻辑电路。此外,本发明还描述了一种将60GHz模拟信号转换为数字信号的方法。 | ||
搜索关键词: | 用于 千兆 无线 系统 接收机 组件 方法 | ||
【主权项】:
1. 一种接收机组件包括:具有多个天线的N-阵列天线组件,其中所述多个天线适于在约60GHz的带宽下进行工作;多个放大器,所述多个放大器中的一个放大器与所述N-阵列天线组件的多个天线中的一个天线进行通信,从而放大由每个天线所接收的信号;降频转换器,用于对多个放大器中的每个放大器所发射的放大器信号进行频率转换;解调器,适于从降频转换器中恢复数据和恢复时钟信号;锁存器,用于重新校准来自解调器的时钟信号,其中锁存器基于来自解调器的时钟信号的比特率;先进/先出电路,用于组织和恢复来自锁存器的时钟信号;以及逻辑电路,适于校正来自先进/先出电路的信号中的误差。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于佐治亚科技研究公司,未经佐治亚科技研究公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200680055215.7/,转载请声明来源钻瓜专利网。
- 上一篇:具有自干扰抵消的多天线中继
- 下一篇:碱性地板清洁组合物和清洁地板的方法