[发明专利]一种实现多逻辑通道计数的方法和装置有效
申请号: | 200710002778.6 | 申请日: | 2007-01-30 |
公开(公告)号: | CN101005413A | 公开(公告)日: | 2007-07-25 |
发明(设计)人: | 熊艳清;钟济 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | H04L12/26 | 分类号: | H04L12/26;H04L12/24;H04L12/56 |
代理公司: | 北京德琦知识产权代理有限公司 | 代理人: | 罗正云;宋志强 |
地址: | 518129广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种实现多逻辑通道计数的方法和装置。将各个逻辑通道的计数值按地址同时存储在第一双端口RAM和第二双端口RAM中,当某一逻辑通道有新的计数到来时,从第一双端口RAM中读出该逻辑通道原有的计数值,并将该逻辑通道新到来的计数累加到该逻辑通道原有的计数值上,得到新的累加值,最后将新的累加值同时写入第一双端口RAM和第二双端口RAM中与该逻辑通道对应的地址中,微处理器接口(MPI)从第二双端口RAM中读取任一逻辑通道的计数值。通过上述方案本发明所公开的方法和装置,利用两块双端口RAM便实现了对多逻辑通道的计数,节省了RAM资源。 | ||
搜索关键词: | 一种 实现 逻辑 通道 计数 方法 装置 | ||
【主权项】:
1、一种实现多逻辑通道计数的方法,其特征在于,该方法包括:将各个逻辑通道的计数值按地址同时存储在第一双端口RAM和第二双端口RAM中;从第一双端口RAM中读出当前逻辑通道原有的计数值,并将当前逻辑通道新到来的计数累加到当前逻辑通道原有的计数值上,得到新的累加值,然后将新的累加值同时写入第一双端口RAM和第二双端口RAM中与当前逻辑通道对应的地址中;微处理器接口MPI从第二双端口RAM中读取任一逻辑通道的计数值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200710002778.6/,转载请声明来源钻瓜专利网。