[发明专利]时钟产生电路结构及产生方法有效
申请号: | 200710008347.0 | 申请日: | 2007-01-29 |
公开(公告)号: | CN101237228A | 公开(公告)日: | 2008-08-06 |
发明(设计)人: | 余国成;陆庭元 | 申请(专利权)人: | 盛群半导体股份有限公司 |
主分类号: | H03K5/15 | 分类号: | H03K5/15;H03K3/014 |
代理公司: | 隆天国际知识产权代理有限公司 | 代理人: | 陈晨 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种时钟产生电路结构及产生方法,其包括有控制单元、第一振荡模块、第二振荡模块、状态控制单元及多工器。控制单元输出第一控制信号及第二控制信号,以使第一振荡模块及第二振荡模块停止或产生第一时钟信号及第二时钟信号至多工器。状态控制单元用以判断第二时钟信号是否已达稳定状态,并控制多工器选择性地输出第一时钟信号或是第二时钟信号,以使得多工器所输出的时钟均维持稳定状态。本发明可使液晶显示器在由待机模式进入操作模式时立即获得正常的工作时钟,因此从启振至时钟达稳定状态期间的速度较快,并且通过第一振荡模块与第二振荡模块来提供稳定的时钟,从而避免液晶显示器的画面产生不正常现象。 | ||
搜索关键词: | 时钟 产生 电路 结构 方法 | ||
【主权项】:
1. 一种时钟产生电路结构,其包括:控制单元,具有第一信号接收端及第二信号接收端,该第一信号接收端用以接收传输信号,该第二信号接收端用以接收第三控制信号,该控制单元并用以输出第一控制信号及第二控制信号;第一振荡模块,用以接收该第一控制信号,并根据该第一控制信号的致能状态或禁能状态而输出或停止产生第一时钟信号;第二振荡模块,用以接收该第二控制信号,并根据该第二控制信号的致能状态或禁能状态而输出或停止产生第二时钟信号;状态控制单元,用以接收该第二时钟信号,并输出该第三控制信号,该第三控制信号为非稳定信号或稳定信号,用以控制该控制单元的动作;以及多工器,用以接收该第一时钟信号及该第二时钟信号,并根据所接收到的该第三控制信号,选择性地输出该第一时钟信号或该第二时钟信号;其中该第一振荡模块的启振速度较该第二振荡模块快,该第一时钟信号的频率误差较该第二时钟信号大。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于盛群半导体股份有限公司,未经盛群半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200710008347.0/,转载请声明来源钻瓜专利网。
- 上一篇:往复移动式循环发动机
- 下一篇:一具有标示结构之封装及其方法