[发明专利]一种基于AVS的帧内预测计算的硬件实现方法无效
申请号: | 200710030698.1 | 申请日: | 2007-09-30 |
公开(公告)号: | CN101141646A | 公开(公告)日: | 2008-03-12 |
发明(设计)人: | 易清明;李松;石敏 | 申请(专利权)人: | 暨南大学 |
主分类号: | H04N7/32 | 分类号: | H04N7/32;H04N7/26 |
代理公司: | 广州粤高专利代理有限公司 | 代理人: | 何淑珍 |
地址: | 510632广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于AVS的帧内预测计算的硬件实现方法,采用8条分支并行执行的方式进行计算,构造了分支可重用单元和重用的加法运算单元ADDR3221,分支可重用单元在前端加上一组MUX进行预测模式的选择,在后端加一组MUX用于输出分支的选择,中间两个可重用的加法运算单元ADDR3221的结构为ADDR3221=((a+c)+(b+1)<<1)>>2,由3个加法器和2个移位器构成。本发明的优点在于速度快,面积小,功耗低,整个模块硬件实现的复杂度降低。 | ||
搜索关键词: | 一种 基于 avs 预测 计算 硬件 实现 方法 | ||
【主权项】:
1.一种基于AVS的帧内预测计算的硬件实现方法,其特征在于:采用8条分支并行执行的方式进行计算,构造分支可重用单元和加法运算单元ADDR3221,分支可重用单元在前端加上一组MUX进行预测模式的选择,在后端加一组MUX用于输出分支的选择,中间包括两个加法运算单元ADDR3221,其结构为ADDR3221=((a+c)+(b+1)<<1)>>2,由3个加法器和2个移位器构成,加法运算单元ADDR3221用于计算所有的亮度块和色度块各种模式及其各个模式的分支。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于暨南大学,未经暨南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200710030698.1/,转载请声明来源钻瓜专利网。
- 上一篇:烟气排放在线连续检测系统采样装置
- 下一篇:虎颜花的组织培养繁殖方法