[发明专利]多协议接口数字基带信道模拟器无效
申请号: | 200710048676.8 | 申请日: | 2007-03-20 |
公开(公告)号: | CN101022463A | 公开(公告)日: | 2007-08-22 |
发明(设计)人: | 黄玉清;马上;伍春;姚远程;赵海龙;向利;冯力 | 申请(专利权)人: | 西南科技大学 |
主分类号: | H04L29/10 | 分类号: | H04L29/10;H04L29/06;H04B17/00;G06F17/50 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 621010四川省*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种多协议接口数字基带信道模拟器装置,其特征在于,可仿真通信信道的延时和误码特性,通过一个实时硬件高斯白噪声误码发生器,模拟基带信道高斯白噪声误码特性;一个通用误码图案发生器,通过仿真或实测方式得到的误码图加载到误码写入器中,可以仿真多种信道的基带误码统计特性。信道的延时采用大容量SDRAM存储器,不仅可模拟特殊信道的大时延,而且具有价格低廉的优点。本发明所设计的信道模拟器可以实现级联,从而具有良好的扩展性。模拟器可通过液晶显示、键盘或专用配置计算机完成信道参数的配置。本发明已经在一片FPGA和一个32位嵌入式系统上完成,已通过实验测试。 | ||
搜索关键词: | 协议 接口 数字 基带 信道 模拟器 | ||
【主权项】:
1、一种多协议接口数字基带信道模拟器,用于有线及无线通信信道特性模拟,其特征在于:在数字基带模拟信道的误码和延时特性,以FPGA为核心单元,信道收发方向分别独立叠加信道特性,该信道模拟器包括:两个高斯误码发生器,用于随机高斯白噪声影响下的误码插入;两个通用数字基带误码图案发生器,用于模拟衰落、突发错误等影响下的信道特性;两个信道延时单元,用于模拟信道传输及设备处理延时。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西南科技大学,未经西南科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200710048676.8/,转载请声明来源钻瓜专利网。
- 上一篇:摆动式研磨机
- 下一篇:自给式电源供应存储器