[发明专利]时分-同步码分多址系统实现码片级以下同步的方法有效

专利信息
申请号: 200710078450.2 申请日: 2007-04-30
公开(公告)号: CN101047422A 公开(公告)日: 2007-10-03
发明(设计)人: 谭舒;申敏;王茜竹;郑建宏 申请(专利权)人: 重庆重邮信科(集团)股份有限公司
主分类号: H04B7/212 分类号: H04B7/212;H04B7/216;H04B7/26;H04B1/707;H04J13/02
代理公司: 重庆市恒信知识产权代理有限公司 代理人: 寸南华
地址: 401147重庆*** 国省代码: 重庆;85
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种时分-同步码分多址无线移动通信系统中用户终端实现下行码片级以下同步的方法。本发明方法充分利用广播信道的训练序列信息进行码片级以下同步,与使用单一训练序列信息相比有效节省了数据量,提高了时效性;本发明方法利用广播信道训练序列信息代替业务时隙midamble进行码片级以下同步,避免了多用户多码道占用时的同步性能不佳的问题;本发明方法利用强多径干扰去除步骤消除了强多径对码片级以下同步的影响。采用本发明方法能够在低信噪比、强多径环境中快速、准确地实现时分-同步码分多址系统中的下行码片级以下同步的目的。将本发明与现有的chip同步方法相结合,可以为TD-SCDMA系统移动终端侧提供完备的时间同步解决方案。本发明能够用于基于广播信道同步的任意情形,并在较小的数据使用量下获得理想的性能。
搜索关键词: 时分 同步 码分多址 系统 实现 码片级 以下 方法
【主权项】:
1、一种基于广播信道的码片级以下的同步方法,采用TS0时隙的midamble码数据和SYNC_DL码数据进行同步偏移量估计,其特征在于:首先确定广播信道的可用信息,包括SYNC_DL的chip级同步位置与TS0时隙的训练序列信息;其次进行码片级以下粗同步,码片级以下粗同步时,在有BA表时采用midamble码数据和SYNC_DL码数据联合对同步偏移量进行估计,在无BA表时,仅使用SYNC_DL码数据对同步偏移量进行估计,并根据同步偏移量调整采样时钟;再次,进行码片级以下精同步,码片级以下精同步时,在有BA表时使用TS0的midamble码或SYNC_DL码对同步偏移量进行估计,无BA表时使用SYNC_DL码对同步偏移量进行估计,并根据同步偏移量调整采样时钟;码片级以下粗同步步骤与精同步步骤顺序进行。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于重庆重邮信科(集团)股份有限公司,未经重庆重邮信科(集团)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200710078450.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top