[发明专利]一种计算并标识打孔/重复比特位置的速率匹配算法有效
申请号: | 200710078666.9 | 申请日: | 2007-06-29 |
公开(公告)号: | CN101079678A | 公开(公告)日: | 2007-11-28 |
发明(设计)人: | 黎杰文;申敏 | 申请(专利权)人: | 重庆重邮信科(集团)股份有限公司 |
主分类号: | H04J3/07 | 分类号: | H04J3/07 |
代理公司: | 重庆市恒信知识产权代理有限公司 | 代理人: | 寸南华 |
地址: | 401147重庆*** | 国省代码: | 重庆;85 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 为解决现有技术逐个比特计算并标识需打孔/重复比特位置的方法,在数据处理量较大时出现系统反应速度变慢等问题,本发明提出一种计算并标识打孔/重复比特位置的方法,该方法建立在DSP指令系统和指令流水线的执行特性的基础上,在DSP处理器中易于实现,并且能省去现有技术中由于计算非打孔/重复比特位置所产生的时间消耗。同时,该方法不占用指令寄存器(简称为IR)过多的指令代码,节约了系统资源。仿真试验检测证明,该方法对3GPP 34.108中规定的各种传输业务组合的不同打孔率都有明显的优化效果。 | ||
搜索关键词: | 一种 计算 标识 打孔 重复 比特 位置 速率 匹配 算法 | ||
【主权项】:
1、一种计算并标识打孔/重复比特位置的速率匹配算法,将待进行速率匹配计算的数据系列分为三个子系列,其特征在于:在计算打孔比特位置时,先确定基本打孔间隔值Δx,再计算新误差序列的增量Δm、新误差序列减量Δp、打孔比特间距修正值Δem、初始打孔位置j和起始误差更新值e′0=j×eminus-eini,然后,根据Δx、Δm、Δp、Δem、j和e′0等参数计算打孔位置并循环计算(ΔNi,j/2+1)次,最终确定出整个数据系列的打孔比特位置;在计算重复比特位置时,其计算步骤与计算打孔比特位置的步骤基本相同,仅是将重复比特标志存放在重复标记数组内的步骤与计算打孔比特位置的相应步骤不同。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于重庆重邮信科(集团)股份有限公司,未经重庆重邮信科(集团)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200710078666.9/,转载请声明来源钻瓜专利网。