[发明专利]实时时钟集成电路及其电子装置无效

专利信息
申请号: 200710096632.2 申请日: 2007-04-19
公开(公告)号: CN101291143A 公开(公告)日: 2008-10-22
发明(设计)人: 陈泓竹;萧建铭 申请(专利权)人: 联詠科技股份有限公司
主分类号: H03K3/011 分类号: H03K3/011
代理公司: 北京市柳沈律师事务所 代理人: 葛宝成
地址: 中国台湾新竹*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种实时时钟集成电路及其电子装置。本发明所提供的实时时钟集成电路仅利用一个低功率振荡器供应实时计数器所需的计时基准时钟,并藉由查表的方式来进行低功率振荡器产生频率漂移的计时基准时钟的补偿,如此不但可以同时达到降低实时时钟集成电路整体的消耗功率、制作成本及设计复杂度,且更可以让实时时钟集成电路进行计时运作的时间拉长。
搜索关键词: 实时 时钟 集成电路 及其 电子 装置
【主权项】:
1.一种实时时钟集成电路,包括:一低功率振荡器,用于供应一计时基准时钟,其中,该计时基准时钟随着该低功率振荡器的一当下操作电压而产生相应的一频率漂移;一实时计数器,依据一第一计数次数与未产生该频率漂移的该计时基准时钟而开始计数至该第一计数次数后得到一固定计数时间,并定时产生一检测信号;以及一控制单元,耦接该低功率振荡器与该实时计数器,用于每接收该检测信号后开始检测该低功率振荡器的该当下操作电压,并据以从一查找表中找出该低功率振荡器在该当下操作电压所应供应的未产生该频率漂移的该计时基准时钟,而判断出该低功率振荡器当下所供应的该计时基准时钟是否产生该频率漂移,其中,当该低功率振荡器当下所供应的该计时基准时钟产生该频率漂移时,致使该实时计数器依据一第二计数次数或一第三计数次数而开始计数至该第二计数次数或该第三计数次数后得到该固定计数时间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联詠科技股份有限公司,未经联詠科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200710096632.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top