[发明专利]多波长并行缓存全光缓存器无效

专利信息
申请号: 200710120850.5 申请日: 2007-08-28
公开(公告)号: CN101127570A 公开(公告)日: 2008-02-20
发明(设计)人: 吴重庆;田昌勇;彭鹏 申请(专利权)人: 北京交通大学
主分类号: H04B10/17 分类号: H04B10/17;H04L12/56;H04J14/02;G02B6/26
代理公司: 北京市商泰律师事务所 代理人: 齐玲;毛燕生
地址: 100044*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种多波长并行缓存全光缓存器,针对密集波分复用信号并行缓存的问题而设计的,由输入功率均衡器、光缓存单元、波分复用解复用器、输出功率均衡器组以及波分复用器组成,采用功率均衡—并行缓存—解复用—功率均衡—重新复用的多波长并行存储技术,可以保持多波长信号的同步缓存,有效克服多波长信号之间的交叉调制,提高信噪比,具有良好的缓存性能。本发明实现对于多波长信号缓存时间的环周期倍数的任意可调,并可通过光的写信号和读信号控制写入与读出的时刻。由于读出时刻可在信号存入之后根据需要进行,因此可以实现事件触发而不需要在缓存前事先设定,具有很大的灵活性,是真正意义的全光缓存器,适用于全光路由器或者全光交换机使用。
搜索关键词: 波长 并行 缓存
【主权项】:
1.一种多波长并行缓存全光缓存器,其特征在于它由一个具有增益饱和特性的输入功率均衡器(1)、一个光缓存单元(2)、一个1×N波分复用解复用器(3)、具有增益饱和特性的输出功率均衡器(4)组以及一个N×1波分复用器(5)组成:输入功率均衡器(1)具有单输入端和单输出端,其输入端与外界相连,输出端与缓存单元的输入端相连;缓存单元(2)具有一个信号光输入端、一个输出端以及读写控制信号的控制端,信号光输出端与解复用器相连,控制端与外界相连;解复用器(3)具有一个输入端口和N个输出端口,每个输出端口只输出一个波长的信号,每个输出端口都配接一个输出功率均衡器(4),输出功率均衡器(4)的输出端与波分复用器的输入端相连;波分复用器(5)是有N个输入端和单输出端的器件,多个单波长的信号在这里合成为一个多波长信号,与外界相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京交通大学,未经北京交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200710120850.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top