[发明专利]可多重配置的触发器电路无效

专利信息
申请号: 200710173288.2 申请日: 2007-12-27
公开(公告)号: CN101197561A 公开(公告)日: 2008-06-11
发明(设计)人: 来金梅;卢海舟;王元;童家榕 申请(专利权)人: 复旦大学
主分类号: H03K3/01 分类号: H03K3/01;H03K3/037;H03K19/173
代理公司: 上海正旦专利代理有限公司 代理人: 陆飞;盛志范
地址: 20043*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于时序电路技术领域,具体为一种可多重配置的触发器电路。该电路由数据输入控制电路、同步复置位控制电路、时钟控制电路和触发器主体电路连接组成。并且可以根据功能的需要,配置成上升沿或者下降沿触发、同步或者异步、拥有置位端、清零端以及使能端的各类28种D触发器电路以及锁存器电路,供用户选择。
搜索关键词: 多重 配置 触发器 电路
【主权项】:
1.一种可多重配置的触发器电路,其特征在于它包括数据输入控制电路(101)、同步复置位控制电路(102)、时钟控制电路(103)、触发器主体电路(104);可多重配置的触发器电路的端口包括数据输入端D、使能端E、时钟端CK、复位端R、置位端S、同异步选择端DS_S、锁存器触发器选择端LF_S、时钟有效边沿选择端RF_S和数据输出端Q,其中DS_S,LF_S,RF_S三个输入可以接控制端输入,也可以作为编程点输入;其中:数据输入控制电路(101)的输入为D、E、S、R、DS_S和DQ,输出为D1,其中DQ为触发器主体电路(104)的输出,而D1则作为触发器主体电路(104)的一个输入;同异步控制电路(102)的输入为S、R和DS_S,输出为SS和SR,其中SS和SR同为触发器主体电路(104)的输入;时钟控制电路(103)的输入为CK和RF_S,输出为C和CN,其中C和CN同为触发器主体电路(104)的输入;触发器主体电路(104)的输入D1、SS、SR、C、CN和LF_S,输出为DQ和Q,其中D1、SS、SR、C和CN分别来自数据输入控制电路(101)、同异步控制电路(102)和时钟控制电路(103)的输出,而DQ则作为数据输入控制电路(101)的一个输入。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200710173288.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top