[实用新型]视频目标发生器无效
申请号: | 200720015581.1 | 申请日: | 2007-10-31 |
公开(公告)号: | CN201114519Y | 公开(公告)日: | 2008-09-10 |
发明(设计)人: | 张帆;佟新鑫;王旭;栗霄峰 | 申请(专利权)人: | 中国科学院沈阳自动化研究所 |
主分类号: | H04N7/18 | 分类号: | H04N7/18;G06T7/00 |
代理公司: | 沈阳科苑专利商标代理有限公司 | 代理人: | 许宗富;周秀梅 |
地址: | 110016辽宁*** | 国省代码: | 辽宁;21 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开一种视频目标发生器。包括主控模块,通过串行通讯接口与上位机信息交互,通过数据总线对视频信号产生模块进行初始化,为目标信息叠加模块指定工作状态;视频信号产生模块,输出不同制式的视频信号分量,经过驱动电路放大、增加驱动能力后作为目标信息叠加模块的输入;目标信息叠加模块,由现场可编程逻辑门阵列和视频叠加模块构成,前者以行场消隐信号或同步信号作为时序基础,生成目标信息送至视频叠加模块;视频叠加模块接收复合同步信号后进行目标的生成;生成的目标视频信息作为待检测设备的视频输入。采用本实用新型有利于系统开发,成本更低,可以作为通用模块被广泛应用在各种需要生成模拟目标的视频系统中。 | ||
搜索关键词: | 视频 目标 发生器 | ||
【主权项】:
1.一种视频目标发生器,其特征包括:主控模块(MCU),通过串行通讯接口与上位机信息交互,通过数据总线与视频信号产生模块相连;并与目标信息叠加模块通信;视频信号产生模块,输出不同制式的视频信号分量经过驱动电路至目标信息叠加模块的输入端;目标信息叠加模块,由现场可编程逻辑门阵列(FPGA)和视频叠加模块构成,现场可编程逻辑门阵列(FPGA)以行场消隐信号或同步信号作为时序基础,生成的目标信息送至视频叠加模块;视频叠加模块接收复合同步信号,生成的目标视频信息输出至外围电路,作为待检测设备的视频输入。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院沈阳自动化研究所,未经中国科学院沈阳自动化研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200720015581.1/,转载请声明来源钻瓜专利网。
- 上一篇:通用多媒体信息交换终端
- 下一篇:电加热器用电安全装置