[实用新型]数字电视课程实验系统无效
申请号: | 200720036887.5 | 申请日: | 2007-05-09 |
公开(公告)号: | CN201035823Y | 公开(公告)日: | 2008-03-12 |
发明(设计)人: | 李晓飞;瞿建辉 | 申请(专利权)人: | 南京捷辉科技有限公司 |
主分类号: | G09B25/02 | 分类号: | G09B25/02 |
代理公司: | 南京君陶专利商标代理有限公司 | 代理人: | 奚胜元 |
地址: | 210003江苏省南京市新模*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型数字电视课程实验系统涉及的是一种完全按照数字电视国际标准设计和生产的数字电视传输系统,可以提供数字电视课程所需的若干实验,同时可以作为实际数字电视传输课程培训时的实验装置。实验系统包括DVD信号源、视音频AD/DA模块、视音频信源编码模块、视音频解码模块、数字电视监视器、视频摄像头;视音频信源编码模块由编码模块的主芯片、外围芯片构成,外围芯片包括可编程主程序存储器(MBM29LV800)、两片视频数据缓冲器(SDRAMHV57V643220DTP-6),用作编码模块的主芯片处理视频数据的缓冲器,其中音频A/D接口电路(PCM1800)的音频数据直接与主芯片的音频数据接口相连;视音频解码模块包括数模转换的主芯片、数据接收器、缓冲芯片。 | ||
搜索关键词: | 数字电视 课程 实验 系统 | ||
【主权项】:
1.一种数字电视课程实验系统,其特征在于实验系统包括DVD信号源、视音频AD/DA模块、视音频信源编码模块、视音频解码模块、数字电视监视器、视频摄像头;视音频信源编码模块由编码模块的主芯片、外围芯片构成,外围芯片包括可编程主程序存储器(MBM29LV800)、两片视频数据缓冲器(SDRAMHV57V643220DTP-6),用作编码模块的主芯片处理视频数据的缓冲器,其中音频A/D接口电路(PCM1800)的音频数据直接与主芯片的音频数据接口相连,编码模块主芯片的视频数据端口接收视频A/D芯片(SAA7114)的标准视频输出数据;音频A/D接口电路(PCM1800)和视频A/D芯片(SAA7114)都与晶振(HO-12B)相连,二者的量化时钟均由其提供;两片视频数据缓冲器(SDRAMHV57V643220DTP-6)用作编码模块的主芯片处理视频数据的缓冲器,也与编码模块的主芯片(MB86391A)相连;晶振(HO-12B)也与编码模块的主芯片(MB86391A)相连,为其编码提供时钟;此外,编码模块的主芯片还提供外部串行控制接口,并通过芯片(EPM7128)接口,其作用是时序调整和数据缓冲,地缓冲与单片机(89lv52)进行编码参数的设置与调整,该编码模块的主芯片对输入的视音频数据经过单片机初始化期间设定的压缩编码方式进行编码,然后再将编码后的数据传给与其相连的2块整流芯片(74HC245D8E380)进行整流,进而将信号送给3块TS流数据发生器(AM26LV31C)芯片形成标准TS流通过专用码流输出端口送出系统流;视音频解码模块包括数模转换的主芯片、数据接收器、缓冲芯片;数据接收器负责接收和缓冲处理TS流,数据接收器采用三块TS流数据接收器(AM26LV32C)接收芯片与完成TS流的解复用及视音频信号的数模转换的主芯片相连;同时负责码流缓冲的缓冲芯片(HY57V641620HG)也与数模转换的主芯片相连;处理后的信号送到输出接口,此接口通过解码板后面的传输线将信号送给数字电视监视器进行显示,同时晶振也与数模转换的主芯片相连,为其提供视音频的D/A转换提供时钟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京捷辉科技有限公司,未经南京捷辉科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200720036887.5/,转载请声明来源钻瓜专利网。
- 上一篇:应用复合酶对黄麻进行脱胶的方法
- 下一篇:一种故障诊断测试项的规划方法