[实用新型]一种基于CPLD技术的时间同步误差测量电路有效

专利信息
申请号: 200720088596.0 申请日: 2007-11-29
公开(公告)号: CN201107355Y 公开(公告)日: 2008-08-27
发明(设计)人: 涂文杰;刘帆;谭显春;李家志;陈璇 申请(专利权)人: 中国舰船研究设计中心
主分类号: G01R25/08 分类号: G01R25/08;G01R29/18;H03L7/06
代理公司: 湖北武汉永嘉专利代理有限公司 代理人: 胡建平
地址: 430064湖北*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型提供了基于CPLD技术的时间同步误差测量电路。该电路中,或门的第一输入端与基准脉冲信号连接点相连,或门的第二输入端与被测脉冲信号连接点相连;与门的第一输入端和被测脉冲信号连接点相连,与门的第二输入端与基准脉冲信号连接点相连;计数器的时钟端与时钟信号连接点相连,计数器的使能端和或门的输出端相连,计数器的清零端经过反相器后接至或门的输出端;第二D触发器的输入端与计数器的输出端相连,第二D触发器的时钟端同与门的输出端相连。本电路功效低,测量精度高,集成度高,电路简单。
搜索关键词: 一种 基于 cpld 技术 时间 同步 误差 测量 电路
【主权项】:
1、一种基于CPLD技术的时间同步误差测量电路,其特征在于:或门(11)的第一输入端(111)与基准脉冲信号连接点(1)相连,或门(11)的第二输入端(112)与被测脉冲信号连接点(2)相连;与门(12)的第一输入端(121)和被测脉冲信号连接点(2)相连,与门(12)的第二输入端(122)与基准脉冲信号连接点(1)相连;计数器(14)的时钟端与时钟信号连接点(3)相连,计数器(14)的使能端和或门(11)的输出端(113)相连,计数器(14)的清零端经过反相器(13)后接至或门(11)的输出端(113);第二D触发器(16)的输入端与计数器(14)的输出端相连,第二D触发器(16)的时钟端同与门(12)的输出端(123)相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国舰船研究设计中心,未经中国舰船研究设计中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200720088596.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top