[发明专利]数字电路板的高速时钟监测方法和系统无效
申请号: | 200810029054.5 | 申请日: | 2008-06-27 |
公开(公告)号: | CN101299160A | 公开(公告)日: | 2008-11-05 |
发明(设计)人: | 胡应添;张远见;张跃军 | 申请(专利权)人: | 京信通信系统(中国)有限公司 |
主分类号: | G06F1/14 | 分类号: | G06F1/14 |
代理公司: | 广州市华学知识产权代理有限公司 | 代理人: | 李卫东 |
地址: | 510663广东省广州市广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种数字电路板的高速时钟监测系统,为单路时钟监测系统,其包括稳定且不丢失的低速时钟源及依次连接的脉冲形成电路、判决电平产生模块、时钟丢失处理模块,所述脉冲形成电路与数字电路板上的被监测时钟源连接,所述稳定且不丢失的低速时钟源同时与脉冲形成电路、判决电平产生模块分别连接;所述稳定且不丢失的低速时钟源的频率小于或等于数字电路板上被监测时钟源最低频率的一半。本发明采用判断数字电路板输出电平是否正确来监测系统时钟参考源是否丢失,以解决传统监测系统复杂,需要具有稳定且不丢失的高速时钟源、多路时钟分频电路等问题,整个时钟监测系统更易于实现,且具有很高的可靠性,同时具有很好的可扩展性。 | ||
搜索关键词: | 数字 电路板 高速 时钟 监测 方法 系统 | ||
【主权项】:
1、一种数字电路板的高速时钟监测系统,为单路时钟监测系统,其特征在于:包括稳定且不丢失的低速时钟源及依次连接的脉冲形成电路、判决电平产生模块、时钟丢失处理模块,所述脉冲形成电路与数字电路板上的被监测时钟源连接,所述稳定且不丢失的低速时钟源同时与脉冲形成电路、判决电平产生模块分别连接;所述稳定且不丢失的低速时钟源的频率小于或等于数字电路板上被监测时钟源最低频率的一半。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京信通信系统(中国)有限公司,未经京信通信系统(中国)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810029054.5/,转载请声明来源钻瓜专利网。
- 上一篇:自适应多速率编解码模式下半速率TRAU帧的搜索方法
- 下一篇:均压气囊止血带