[发明专利]多级环状光纤延迟线缓存结构无效
申请号: | 200810042874.8 | 申请日: | 2008-09-12 |
公开(公告)号: | CN101672952A | 公开(公告)日: | 2010-03-17 |
发明(设计)人: | 赵芳芳 | 申请(专利权)人: | 赵芳芳 |
主分类号: | G02B6/28 | 分类号: | G02B6/28 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 200025*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种多级环状光纤延迟线缓存结构,由多个拥有相同缓存单元数目,缓存粒度成等比数列(公比为单级缓存结构所包含的缓存单元数加1的和的倒数)的单级环状光纤延迟线缓存结构串联组成,而且各个单级环状光纤延迟线缓存结构的缓存单元分配调度算法相同。本发明能同时实现精细缓存粒度和超长时间缓存;各单级缓存结构之间的操作是相互独立的,能够并行地进行缓存单元的分配调度,减小了控制的规模和复杂度,降低了控制程序设计的难度;升级扩容简单方便。 | ||
搜索关键词: | 多级 环状 光纤 延迟线 缓存 结构 | ||
【主权项】:
1.一种多级环状光纤延迟线缓存结构,由多个单级环状光纤延迟线缓存结构串联组成,其特征是:各单级环状光纤延迟线缓存结构所包含的缓存单元数相同;各单级环状光纤延迟线缓存结构的缓存粒度成等比数列,而且公比时等于单级缓存结构所包含的缓存单元数加1的和的倒数;各单级环状光纤延迟线缓存结构的缓存单元分配调度算法相同,可以并行控制。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赵芳芳,未经赵芳芳许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810042874.8/,转载请声明来源钻瓜专利网。
- 上一篇:闪光灯组件
- 下一篇:液体箱、用于液体箱的管状结构、燃料电池以及电子装置