[发明专利]基于FPGA的SPWM控制器有效
申请号: | 200810045463.4 | 申请日: | 2008-07-04 |
公开(公告)号: | CN101383563A | 公开(公告)日: | 2009-03-11 |
发明(设计)人: | 叶超;任青毅;黄雷 | 申请(专利权)人: | 中国工程物理研究院流体物理研究所 |
主分类号: | H02M7/48 | 分类号: | H02M7/48;H02M1/08 |
代理公司: | 中国工程物理研究院专利中心 | 代理人: | 翟长明;韩志英 |
地址: | 621900四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种基于FPGA的SPWM控制器,控制器实时通过地址映射,从FPGA内部存储器中的正弦值查找表读出设定的正弦值,与数字三角波产生单元生成的数字三角波在双极性两相数字调制单元进行比较,根据比较结果确定逆变器开关的时刻以获得A相正极输出;单相极性延迟单元对比较结果作180°延迟以获得A相负极输出;三相相位延迟单元根据上述正、负极输出作120°延迟以获得B相正、负极输出,同时作240°延迟以获得C相正、负极输出;得到的三相正、负极信号进入开关器件死区延迟单元处理后送到FPGA的I/O口输出。本发明的控制器成本较低,集成度较高,系统结构简单,可靠性好;运算速度较快;可方便地调试、改进和增加新功能。 | ||
搜索关键词: | 基于 fpga spwm 控制器 | ||
【主权项】:
1. 基于FPGA的SPWM控制器,其特征是FPGA的主要功能结构由数字三角波产生单元、正弦值查找表、地址映射以及数据处理单元、双极性两相数字调制单元、单相极性延迟单元、三相相位延迟单元、开关器件死区延迟单元组成;控制器实时通过地址映射,从FPGA内部存储器中的正弦值查找表读出设定的正弦值,与数字三角波产生单元生成的数字三角波在双极性两相数字调制单元进行比较,根据比较结果确定逆变器开关的时刻以获得A相正极输出;单相极性延迟单元对比较结果作1800延迟以获得A相负极输出;三相相位延迟单元根据上述正负极输出作1200延迟以获得B相正、负极输出,同时作2400延迟以获得C相正、负极输出;得到的A、B、C三相正负极信号进入开关器件死区延迟单元处理后送到FPGA的I/O口输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国工程物理研究院流体物理研究所,未经中国工程物理研究院流体物理研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810045463.4/,转载请声明来源钻瓜专利网。