[发明专利]纠突发差错的循环码并行捕错译码装置无效
申请号: | 200810046413.8 | 申请日: | 2008-10-30 |
公开(公告)号: | CN101394250A | 公开(公告)日: | 2009-03-25 |
发明(设计)人: | 谢军;李东;涂晓东 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H04L1/00 | 分类号: | H04L1/00;H03M13/17;H03M13/15 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610054四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 该发明属于网络通信技术中纠突发性差错的循环码并行捕错译码装置。包括与各条通道分别连接的校验子计算器,均含两套差错计算器及其有效性判决器、差错模式存储器在内的并行设置各通道,多选一选择器,差错纠正器,设于数椐接收端与差错纠正器之间的数椐循环移位器。该发明由于增设了接收数椐循环移位器,并在每条通道内均增设了一套差错计算器及其判决器,可在各通道之间及各通道内同时对数椐进行循环移位处理,从而具有在大数据量、高速率通信的情况下译码延时小,译码准确且效率高,而所需并行通道数目少,装置及译码电路结构简单等特点。克服了背景技术装置及译码电路较复杂,易发生差错可纠性的误判及译码差错等缺陷。 | ||
搜索关键词: | 突发 差错 循环码 并行 译码 装置 | ||
【主权项】:
1、一种纠突发差错的循环码并行捕错译码装置,包括校验子计算器,并行设置的均含差错计算器、有效性判决器及差错模式存储器在内的各通道,多选一选择器,差错纠正器,其特征在于在数椐接收端与差错纠正器之间还设有对接收数椐进行移位处理的循环移位器,而在每条通道内均增设了一套差错计算器及其判决器,该差错计算器及判决器串接于原判决器与差错模式存储器之间、同时新增判决器的输出端又通过馈线与新增差错计算器的输入端连接,原判决器的输出端又通过一传输线直接与差错模式存储器连接;校验子计算器的输入端与数椐接收端连接、其输出端则分别与设于各条通道首端的差错计算器连接,各通道尾端则通过其差错模式存储器与多选一选择器的输入端连接,而选择器输出端则与差错纠正器输入端连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810046413.8/,转载请声明来源钻瓜专利网。
- 上一篇:钢筋弯箍机弯曲心轴的旋转机构
- 下一篇:分布式网络管理