[发明专利]基于表决的优先排队仲裁系统总线控制方法无效
申请号: | 200810064809.5 | 申请日: | 2008-06-25 |
公开(公告)号: | CN101299205A | 公开(公告)日: | 2008-11-05 |
发明(设计)人: | 杨孝宗;左德承;崔刚;刘宏伟;苗百利;董剑;张展;罗丹彦;吴智博;舒燕君 | 申请(专利权)人: | 哈尔滨工业大学 |
主分类号: | G06F13/18 | 分类号: | G06F13/18 |
代理公司: | 哈尔滨市松花江专利商标事务所 | 代理人: | 张果瑞 |
地址: | 150001黑龙江*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 基于表决的优先排队仲裁系统总线控制方法,它涉及一种通过表决器仲裁优先排队的系统总线控制方法,以解决传统的主机对SSD的访问多采用通过总线直接访问SSD的策略容易造成系统总线堵塞、导致系统资源下降的问题。本发明由以下步骤实现:步骤一、三个子计算机之间通过总线连接,每个子计算机都包括CPU和表决电路,每个子计算机的表决电路都对子计算机内部以及其它子计算机进行故障检测,并将故障检测的结果送入仲裁模块;步骤二、仲裁模块根据故障检测结果对子计算机进行优先排队仲裁,默认的仲裁策略是从一号计算机到三号计算机的优先权依次降低;步骤三、仲裁模块将获得优先排队权的子计算机和SSD之间的通道打开,使该子计算机可以通过总线访问SSD。 | ||
搜索关键词: | 基于 表决 优先 排队 仲裁 系统总线 控制 方法 | ||
【主权项】:
1、基于表决的优先排队仲裁系统总线控制方法,其特征在于它由以下步骤实现:步骤一、TMR容错计算机的一号子计算机(A)、二号子计算机(B)和三号子计算机(C)分别以软硬方式进行子计算机内部的自我故障检查和对其它子计算机的故障检查,并将故障检测的结果送入仲裁模块(3),所述每个子计算机都包括CPU(1)和表决电路(2),每个子计算机的表决电路(2)以及三个子计算机之间都通过信号线及总线连接;步骤二、仲裁模块(3)根据每个子计算机的表决电路(2)传送的故障检测结果对每个子计算机进行优先排队仲裁,默认的优先排队访问SSD的仲裁策略是一号子计算机(A)的优先权最高、二号子计算机(B)次之、三号子计算机(C)的优先权最低;步骤三、仲裁模块(3)根据仲裁结果将获得优先排队权的子计算机和SSD之间的通道(4)打开,使该子计算机可以通过总线访问SSD。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810064809.5/,转载请声明来源钻瓜专利网。
- 上一篇:BLT复合玻璃相铁电薄膜的制备方法
- 下一篇:观赏型灯泡