[发明专利]基于FPGA的分布式网络时钟同步系统及方法无效

专利信息
申请号: 200810069526.X 申请日: 2008-03-31
公开(公告)号: CN101252404A 公开(公告)日: 2008-08-27
发明(设计)人: 何伟;甘平;宋焱翼;张玲;吴良;林英撑;王骥 申请(专利权)人: 重庆大学
主分类号: H04J3/06 分类号: H04J3/06
代理公司: 重庆华科专利事务所 代理人: 康海燕
地址: 400030重*** 国省代码: 重庆;85
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明请求保护一种基于现场可编程门阵列(FPGA)实现的小型分布式网络时钟同步系统,涉及分布式网络同步技术。它主要包括PC、HUB以及基于FPGA的分布式单元。每个分布式单元都带有通用网络接口,采用固定的同步周期时间方案来实现小型分布式网络的时钟同步,使系统能够达到微秒级的同步。本发明的同步方式采用类似IEEE1588标准的方式,根据该标准的高精度同步特性,改善其初始同步速度,实现一个初始同步速度快、高精度时钟同步的分布式系统。它根据提供分布式网络系统各个组成单元的同步时钟,作为系统的工作时钟的参照。这样,可以满足对实时要求性较高的分布式网络用于传输数据等。
搜索关键词: 基于 fpga 分布式 网络 时钟 同步 系统 方法
【主权项】:
1. 一种基于FPGA技术的分布式网络时间同步系统,包括控制与处理部分、时钟同步部分、数据传输部分,其特征在于,所述控制与处理部分包括网络中心控制处理部分和各分布式单元控制处理部分,各分布式单元控制处理部分以FPGA为核心,控制网络中各分布式单元实现实时同步,定时发送和接收数据;网络中心控制处理部分:由主控计算机和监控计算机实施控制处理,主控计算机侦测网络中有多少分布式单元并根据系统配置信息和功能配置信息配置各分布式单元功能,主控计算机和监控计算机完成对数据包的监测;所述时钟同步部分包括1个主分布式单元MASTER和多个从分布式单元SLAVER,主分布式单元根据各从分布式单元的网络线路延迟确定主分布式单元和从分布式单元的时钟归零时刻,实现主、从分布式单元之间的同步;所述数据传输部分在非同步模式下传输侦测、配置数据及同步发起报文,同步模式下传输各分布式单元实时数据
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于重庆大学,未经重庆大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810069526.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code