[发明专利]一种基于IP Core技术的波形显示控制处理核无效
申请号: | 200810069908.2 | 申请日: | 2008-06-30 |
公开(公告)号: | CN101358861A | 公开(公告)日: | 2009-02-04 |
发明(设计)人: | 曾垂省;夏梅;王建;梁亦龙;魏进民;赵志强;尹红梅;黄建 | 申请(专利权)人: | 重庆邮电大学 |
主分类号: | G01D7/00 | 分类号: | G01D7/00 |
代理公司: | 重庆华科专利事务所 | 代理人: | 康海燕 |
地址: | 400065重*** | 国省代码: | 重庆;85 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明请求保护一种基于IP Core技术的波形显示控制处理核,属于医学电子领域。本发明设计的基于IP Core技术的波形显示控制处理核,各模块采用硬件描述语言编程基于FPGA实现。总控制模块计算波形数据抽样参数,设置FIFO堆栈长度,确定显示方式,向数据波形驱动显示模块发送波形显示方式命令,控制FIFO堆栈及其控制模块对待显示波形数据依次进行抽样存储,对待显示数据进行统计分析,确定显示波形的当前绘点坐标,根据波形显示方式命令和显示波形的当前绘点坐标驱动LCD进行波形显示。本发明适用于波形显示控制。 | ||
搜索关键词: | 一种 基于 ip core 技术 波形 显示 控制 处理 | ||
【主权项】:
1、一种基于IP Core技术的波形显示控制处理核,其特征在于,包括集成在FPGA中采用硬件描述语言实现的总控制处理模块、统计分析模块、FIFO堆栈及其控制模块、数据波形驱动显示模块,总控制模块计算波形数据抽样参数,设置FIFO堆栈长度,确定显示方式,向数据波形驱动显示模块发送波形显示方式命令;FIFO堆栈及其控制模块,根据波形数据抽样参数,按先进先出的原则对从波形数据输入接口接收的待显示波形数据依次进行抽样存储;数据统计分析模块,对FIFO堆栈及其控制模块存储器中的数据进行统计分析,根据待显示的波形数据,以及LCD显示器的波形显示区间的高度象素个数,计算乘积参数;数据波形显示模块确定显示波形的当前绘点坐标,根据波形显示方式命令和显示波形的当前绘点坐标驱动显示器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于重庆邮电大学,未经重庆邮电大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810069908.2/,转载请声明来源钻瓜专利网。
- 上一篇:一种实用的检测危险漏电压值的漏电保安器
- 下一篇:由钢板制成的摇臂