[发明专利]存储器装置的数据输出的精确对准及占空比控制有效

专利信息
申请号: 200810090997.9 申请日: 2008-04-08
公开(公告)号: CN101303887A 公开(公告)日: 2008-11-12
发明(设计)人: 约翰·D·亥特利 申请(专利权)人: 茂德科技股份有限公司(新加坡子公司)
主分类号: G11C11/4076 分类号: G11C11/4076;G11C7/22;H03L7/07
代理公司: 北京市柳沈律师事务所 代理人: 葛宝成
地址: 新加坡新加坡邮区6088*** 国省代码: 新加坡;SG
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种延迟锁定回路电路,使用上升沿延迟锁定回路以使输出数据的上升沿与系统时钟对准,且使用下降沿延迟锁定回路以对准输出数据的下降沿。延迟锁定回路电路不使用输入时钟的下降沿来为下降沿延迟锁定回路提供参考。延迟锁定回路电路使用第一参考时钟(输入时钟的缓冲版本)的上升沿以对准输出数据的上升沿。另一延迟锁定回路用以产生延迟第一参考时钟的正好二分之一周期的精确第二参考时钟以对准输出数据的下降沿。输入时钟或输入时钟缓冲器的占空比的任何变化不影响输出数据的占空比。
搜索关键词: 存储器 装置 数据 输出 精确 对准 控制
【主权项】:
1.一种用于确保双数据速率存储器的输出数据信号的50%占空比的三延迟锁定回路电路,包括:第一时钟信号;第一延迟锁定回路,包括第一电压控制的延迟线、第一相位检测器以及第一反馈信号以用于自所述第一时钟信号产生的第二时钟信号;第二延迟锁定回路,包括第二电压控制的延迟线以及第二相位检测器以用于调整所述双数据速率输出数据信号的第一转变;第三延迟锁定回路,包括第三电压控制的延迟线以及第三相位检测器以用于调整所述双数据速率输出数据信号的第二转变;第三时钟信号,具有分别由所述第二和第三延迟线输出的上升沿产生的上升沿以及下降沿,以启用所述双数据速率输出数据信号;以及第四时钟信号,藉由使所述第三时钟信号延迟一固定延迟且将其反馈以作为所述第二延迟锁定回路的所述第二相位检测器的输入以及所述第三延迟锁定回路的所述第三相位检测器的输入而产生。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于茂德科技股份有限公司(新加坡子公司),未经茂德科技股份有限公司(新加坡子公司)许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810090997.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top