[发明专利]逐位逼近延迟锁相环电路以及调整时钟信号的方法有效
申请号: | 200810104174.7 | 申请日: | 2008-04-16 |
公开(公告)号: | CN101562450A | 公开(公告)日: | 2009-10-21 |
发明(设计)人: | 王磊 | 申请(专利权)人: | 北京芯技佳易微电子科技有限公司 |
主分类号: | H03L7/00 | 分类号: | H03L7/00;H03L1/00;H03K5/13;H03K5/14 |
代理公司: | 北京德琦知识产权代理有限公司 | 代理人: | 宋志强;麻海明 |
地址: | 100084北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种逐位逼近延迟锁相环电路及调整时钟信号的方法,设置延迟线控制信号选择模块,当在逐位逼近延迟锁相环电路将相位锁定后,出现输入时钟信号和输出时钟信号存在相位偏差时,根据比较信号产生延迟调整信号对输入时钟信号进行延时调整,直到检测到输入时钟信号和输出时钟信号的相位关系发生改变后为止。同时,逐位逼近控制器根据生成的重新锁定信号调整控制选择信号,确定与上次相位锁定延迟的偏差位。最后,再由延迟线控制信号选择模块选择将逐位逼近控制器输出的调整后的控制选择信号输出给参考延迟线,按照现有技术进行锁定过程。因此,本发明提供的电路及方法可以对时钟信号进行多次延迟调整。 | ||
搜索关键词: | 逼近 延迟 锁相环 电路 以及 调整 时钟 信号 方法 | ||
【主权项】:
1、一种逐位逼近延迟锁相环电路,包括参考延迟线以及鉴相器,其特征在于,该电路还包括逐位逼近控制器和延迟线控制信号选择模块,其中,鉴相器,用于检测输入时钟信号和输出时钟信号的相位差,输出比较信号,判断所述电路是否锁定后输出锁定检测信号;逐位逼近控制器,用于根据接收的比较信号、锁定检测信号和产生的完成信号确定是否要对所述电路进行重新锁定,如果是,生成有效的重新锁定信号输出;如果否,生成无效的重新锁定信号输出,根据比较信号调整控制选择信号后,输出;延迟线控制信号选择模块,用于接收有效的重新锁定信号时,根据从鉴相器接收到的比较信号生成延迟调整信号输出;接收无效的重新锁定信号时,将从逐位逼近控制器接收到的控制选择信号作为延迟调整信号输出;参考延迟线,用于根据接收到延迟调整信号进行输入时钟信号的逐位延迟调整。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京芯技佳易微电子科技有限公司,未经北京芯技佳易微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810104174.7/,转载请声明来源钻瓜专利网。