[发明专利]基于FPGA的GPON GTC成帧子层无效
申请号: | 200810122308.8 | 申请日: | 2008-11-08 |
公开(公告)号: | CN101409708A | 公开(公告)日: | 2009-04-15 |
发明(设计)人: | 孟利民;金钟 | 申请(专利权)人: | 浙江工业大学 |
主分类号: | H04L29/06 | 分类号: | H04L29/06;H04L12/56 |
代理公司: | 杭州天正专利事务所有限公司 | 代理人: | 王 兵;王利强 |
地址: | 310014*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种基于FPGA的GPON GTC成帧子层,在所述GPON GTC成帧子层中,GTC成帧子层的数据流分为上下行两路来处理,下行数据流由OLT向ONU发送,经过TC层解帧处理后送入适配层;上行数据流是用户需求信息经过ONU中TC层组帧处理后向OLT发送,数据处理过程在FPGA中实现。本发明提供一种IP业务效率高、承载TDM业务能力强、为用户提供更大的带宽的基于FPGA的GPON GTC成帧子层。 | ||
搜索关键词: | 基于 fpga gpon gtc 成帧子层 | ||
【主权项】:
1、一种基于FPGA的GPON GTC成帧子层,其特征在于:在所述GPONGTC成帧子层中,GTC成帧子层的数据流分为上下行两路来处理,下行数据流由OLT向ONU发送,经过TC层解帧处理后送入适配层;上行数据流是用户需求信息经过ONU中TC层组帧处理后向OLT发送,数据处理过程在FPGA中实现,包括:在下行方向,将1244Mbit/s的高速串行比特流及其时钟信号经过降速处理适应FPGA的工作速率后传送给帧同步模块,帧同步模块根据下行帧中PCBd字段中的Psync字段逐比特地搜索下行帧的帧头以完成帧同步;同步后如果下行帧数据采用FEC编码,对其进行FEC解码;BIP校验模块根据接收的数据重新计算BIP,并与下行帧中的BIP字段进行比较来检查传输错误;此后数据进入GTC解帧模块,将下行数据分为两路分别进行处理:一路是把PLOAMd和Bwmap字段分别送入消息处理模块和授权处理模块进行相关处理;授权模块从BWmap中提取出本ONU的T-CONT带宽分配信息,将OLT分配的授权映射到上行时隙中:消息处理模块则将PLOAMd中的消息信息提取出来,送入上行帧头处理模块,同时与授权处理的结果一起送入测距模块;测距模块处理PLOAMd中的消息,并根据这些消息及相关控制信号控制状态机的状态转换,同时配合OLT完成GPON系统的测距功能;测距后的信息经T-CONT队列调度模块处理,同时结合授权处理模块的处理结果来控制上行数据帧在规定的时隙内发送;另一路数据是经过GTC解帧模块出来的载荷进入GEM解帧模块随后对GEM帧进行载荷部分的提取,送入FIFO缓存器并交由适配层进行协议数据到服务数据的转换;在上行方向,数据首先经过GEM成帧模块组成GEM帧,然后根据上行帧头处理模块的处理信息再由GTC成帧模块组成GTC帧,并在T-CONT队列调度模块分配的上行发送时隙内发送,在发送时检查是否进行FEC编码。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江工业大学,未经浙江工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810122308.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种活蟹的加工方法
- 下一篇:一种音视频解码过程中的内存管理方法